网友您好, 请在下方输入框内输入要搜索的题目:
题目内容
(请给出正确答案)
请用742LS83设计实现一个可控余3码至8421BCD码和8421BCD码至余3码转换电路。当X=0时实现8421BCD码至余3码,X=1时实现余3码至8421BCD码。
参考答案和解析
先将74161接成十进制计数器,然后利用译码器实现状态转换。取7416l的计数循环为0000至1001,则可取 ,当计数到1001时,置数0000。74161的计数规律Q 3 Q 2 Q 1 Q 0 和要求的计数规律Q D Q C Q B Q A 之间的转换真值表可见下表。 Q 3 Q 2 Q 1 Q 0 Q D Q C Q B Q A 0000 0000 0001 0001 0010 0011 0011 0101 0100 0111 0101 1001 0110 0010 0111 0100 1000 0110 1001 1000 因此可得,Q A =(Q 2 ,Q 1 ,Q 0 )=∑m(5,9),Q C =(Q 2 ,Q 1 ,Q 0 )=∑m(3,4,7,8),Q B =(Q 2 ,Q 1 ,Q 0 )=∑m(2,4,6,8),Q D =(Q 2 ,Q 1 ,Q 0 )=∑m(1,2,3,4,5)。 可以用两片74138接成4线-16线译码器加与非门实现转换逻辑函数,电路见下图,电路的开机清零功能可以利用74161的清零端实现。
更多 “请用742LS83设计实现一个可控余3码至8421BCD码和8421BCD码至余3码转换电路。当X=0时实现8421BCD码至余3码,X=1时实现余3码至8421BCD码。” 相关考题
考题
(36.7)10的8421BCD码为。()A(0110110.101)8421BCDB(0011110.1110)8421BCDC(00110110.0111)8421BCDD(110110.111)8421BCD
考题
将下列8421BCD码、5211BCD码和余三BCD码转换成十进制数: (1)(10010100.001)8421BCD; (2)(100110100.01101)5421BCD; (3)(10110001010.1011)5211BCD; (4)(10110100.101)余三BCD。
考题
单选题(36.7)10的8421BCD码为。()A
(0110110.101)8421BCDB
(0011110.1110)8421BCDC
(00110110.0111)8421BCDD
(110110.111)8421BCD
考题
问答题将下列十进制数转换成8421BCD码。①2006②123.456
热门标签
最新试卷