网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)
设存储器容量为32位,字长64位,模块数m=8,分别用顺序方式和交叉方式进行组织。若存储周期T = 200ns,数据总线宽度为64位,总线传送周期为50ns,则顺序存储器和交叉存储器带宽各是多少?

参考答案

参考解析
更多 “设存储器容量为32位,字长64位,模块数m=8,分别用顺序方式和交叉方式进行组织。若存储周期T = 200ns,数据总线宽度为64位,总线传送周期为50ns,则顺序存储器和交叉存储器带宽各是多少?” 相关考题
考题 计算总线数据传输速率Q的一种方法是:Q=W×F/N,其中W为总线数据宽度(总线位宽/8),F为总线工作频率,N为完成一次数据传送所需的总线周期个数。若总线位宽为16位、总线工作频率为8MHZ、完成一次数据传送需2个总线周期,则Q为:A.16MB/sB.16Mb/sC.8MB/sD.8Mb/s

考题 总线的数据传输率可按公式Q=W×F/N计算,其中Q为总线数据传输率,W为总线数据宽度,F为总线时钟频率,N为完成一次数据传送所需要的总线时钟周期个数。若总线位宽为16位,总线时钟频率为8MHz,完成一次数据传送需2个总线时钟周期,则总线数据传输率Q为() A、16Mb/sB、8Mb/sC、16MB/sD、8MB/s

考题 请教:2010年下半年软考软件设计师-上午试题(标准参考答案版)第1大题第3小题如何解答? 【题目描述】 ● 若内存容量为4GB,字长为32,则(3) 。 (3) A.地址总线和数据总线的宽度都为 32 B.地址总线的宽度为30,数据总线的宽度为 32 C.地址总线的宽度为30,数据总线的宽度为 8 D.地址总线的宽度为32,数据总线的宽度为 8

考题 若内存容量为4GB,字长为32,则(3)。A.地址总线和数据总线的宽度都为32B.地址总线的宽度为30,数据总线的宽度为32C.地址总线的宽度为30,数据总线的宽度为8D.地址总线的宽度为32,数据总线的宽度为8

考题 某存储器数据总线宽度为32bit,存取周期为250ns,则该存储器带宽为(26)。(注:本题答案中的B表示Byte)A.8×106B/sB.16×106B/sC.16×108B/sD.32×106B/s

考题 总线的数据传输速率可按公式Q=W×F/N计算,其中Q为总线数据传输率,W为总线数据宽度(总线位宽/8),F为总线工作频率,N为完成一次数据传送所需的总线时钟周期个数。若总线位宽为16位,总线工作频率为8MHz,完成一次数据传送需2个总线时钟周期,则总线数据传输速率Q为A.16Mb/sB.8Mb/sC.16MB/sD.8MB/s

考题 设一个DDRSDRAM的数据通路的宽度为8个字节,存储器总线时钟频率为133MHz,则该存储器的带宽为()。 A、2.128Gb/sB、2.128GB/sC、1.064GB/sD、1.064Gb/s

考题 主存DRAM芯片保持所存数据不丢失的方法是(176)。当需要扩大空量时,可采用字扩展法,它是(177)。为提高内存数据读取速度采用了不少方法,但(178)不属于这个目的。假设内存存取周期T=200ns,字长64位,数据总线宽度64位,总线传周期为50ns。现用4个模块组成内存,并在连续4个地址中读出数据。如用顺序方式组织模块,则数据带宽为(179)。如用交叉存储方式组织内存,则数据带宽可达约(180)。A.定时逐个地址刷新B.对读出数据单元的立即刷新C.定时成组刷新D.确保内存电源稳定供电

考题 下面是关于某测试设备的叙述,仔细阅读并分析,回答问题1至问题4,将答案填入对应栏内。【说明】某测试设备是一个嵌入式系统,是为了测试一个专用设备而研制的,如下图所示。测试设备用于测试被测设备的各项软、硬件功能,包括2路RS232串口、2路模拟量、电源以及专用设备的其他内部部件。在被测专用设备内部有专门的自检测程序,来测试内部各部件。测试设备的串口与被测设备相连接,加电后,通过按测试设备的周边键与被测设备握手同步,再向被测设备发送检测消息,被测设备测试自己的某项功能后,通过串口将测试结果发回给测试设备,显示在测试设备的LCD屏上。测试设备的硬件由处理器模块、IO模块和电源模块组成,处理器模块上有CPU、存储器、2路串口、键盘控制器;IO模块上有D/A、A/D转换器,用作为模拟量输入和采集电源的电压值,以测试被测设备的模拟量和电源;电源模块提供测试设备的电源;测试设备模块间采用ISA总线。测试设备的2路串口与被测设备相连,同时测试设备的D/A、A/D转换控制器的输入线路与被测设备的模拟量和电源线相连,可直接测试被测设备的2路RS232串口、2路模拟量、电源。测试设备的软件由底层驱动(串口驱动、D/A、A/D驱动和自定义键盘驱动)、嵌入式操作系统和测试软件组成。设存储器容量为4兆字,字长32位,模块数为4,分别用顺序方式和交叉方式进行组织,存储周期为200ns,数据线宽度32位,总线传送周期为50ns,请计算顺序存储器和交叉存储器的平均存取时间(单位:ns)和带宽(单位:位/秒)。

考题 若内存容量为4GB,字长为32,则______。A.地址总线和数据总线的宽度都为32B.地址总线的宽度为30,数据总线的宽度为32C.地址总线的宽度为30,数据总线的宽度为8D.地址总线的宽度为32,数据总线的宽度为8A.B.C.D.

考题 采用“直接存储器存取”方式传送数据时,数据通过总线可直接在存储器和I/O设备之间进行传送。“直接存储器存取”的英文缩写是【 】。

考题 指令寄存器的位数取决于(2)。A.存储器的容量B.指令字长C.数据总线的宽度SXB 指令寄存器的位数取决于(2)。A.存储器的容量B.指令字长C.数据总线的宽度D.地址总线的宽度

考题 计算总线数据传输速率Q的一种方法是:Q=W×F/N,其中W为总线数据宽度(总线宽/8),F为总线工作频率,N为完成一次数据传送所需的总线周期个数。若总线位宽为16位、总线工作频率为8MHz、完成一次数据传送需2个总线周期,则Q为( )。A.16MB/sB.16Mb/sC.8MB/sD.8Mb/s

考题 如存储器的工作频率为333MHz,数据线宽度为32位,每个周期传输1次数据,则存储器的带宽=___【23】____MB/s。若存储器总线采用串行总线,以10位为一个数据帧(包含一个字节的存储数据),则总线带宽=总线频率/___【24】____。

考题 设某存储器总线的工作频率为100MHz,数据宽度为16位,每个总线周期传输2次,其带宽为___【19】___MB/S,1分钟可传输___【20】___MB数据。

考题 高速的外部设备进行输入输出操作时,采用程序中断方式传送数据,因为速度较慢而不能满足要求,现在多采用直接存储器访问方式(DMA方式),其重要特点是不需要保存现场和恢复现场。这种方式依靠(7)实现直接存储器访问。DMA传送数据时,周期窃取方式要求每传送一个数据,需占用总线(8),DMA传送周期结束后,总线仍交回CPU管理。A.CPUB.设备控制器C.总线仲裁器D.DMA控制器

考题 某存储器数据总线宽度为32bit,存取周期为250ns,则该存储器带宽为(24)。(注:本题答案中的B表示Byte)A.8×106BpsB.16×106BpsC.16×108BpsD.32×106Bps

考题 已知单个存储体的存储周期为110ns,总线传输周期为10ns,则当采用低位交叉编址的多模块存储器时,存储体数应()。A.小于11 B.等于11 C.大于11 D.大于等于11

考题 一个四体并行的低位交叉编址存储器,每个存储体的存取周期为200ns,总线传输周期为50ns,则连续读取10个存储字需时()。A.2000ns B.600ns C.650ns D.300ns

考题 设存储器容量为32字,字长64位,模块数m=4,存储周期T=200ns,数据总线宽度为64位,总线传送周期τ=50ns。用交叉方式进行组织,交叉存储器的带宽是()。

考题 指令寄存器的位数取决于()A、存储器的容量B、指令字长C、数据总线的宽度D、地址总线的宽度

考题 总线在一个总线周期内并行传送2个字节的数据,设一个总线周期等于一个总线时钟,总线时钟频率为33MHz,求总线带宽是多少?

考题 设总线工作频率为33MHz,如果一个总线周期中并行传送32位数据,则总线的带宽是多少?

考题 问答题总线在一个总线周期内并行传送2个字节的数据,设一个总线周期等于一个总线时钟,总线时钟频率为33MHz,求总线带宽是多少?

考题 单选题指令寄存器的位数取决于()A 存储器的容量B 指令字长C 数据总线的宽度D 地址总线的宽度

考题 问答题设总线工作频率为33MHz,如果一个总线周期中并行传送32位数据,则总线的带宽是多少?

考题 问答题假定某计算机的CPU主频为80MHz,CPI为4,并且平均每条指令访存1.5次,主存与Cache之间交换的块大小为16B,Cache的命中率为99%,存储器总线宽度为32位。请回答下列问题。  (1)该计算机的MIPS数是多少?平均每秒Cache缺失的次数是多少?在不考虑DMA传送的情况下,主存带宽至少达到多少才能满足CPU的访存要求?  (2)假定在Cache缺失的情况下访问主存时,存在0.0005%的缺页率,则CPU平均每秒产生多少次缺页异常?若页面大小为4KB,每次缺页都需要访问磁盘,访问磁盘时DMA传送采用周期挪用方式,磁盘I/O接口的数据缓冲寄存器为32位,则磁盘I/O接口平均每秒发出的DMA请求次数至少是多少?  (3)CPU和DMA控制器同时要求使用存储器总线时,哪个优先级更高?为什么?  (4)为了提高性能,主存采用4体交叉存储模式,工作时每1/4个存储周期启动一个体。若每个体的存储周期为50ns,则该主存能提供的最大带宽是多少?