网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)

TTL电路中的逻辑0和1所对应电平的标称值分别是()。

  • A、0V,+8V
  • B、+0.3V,+3.6V
  • C、+1V,+6V
  • D、0V,+15V

参考答案

更多 “TTL电路中的逻辑0和1所对应电平的标称值分别是()。A、0V,+8VB、+0.3V,+3.6VC、+1V,+6VD、0V,+15V” 相关考题
考题 下列关于二进制数的说法正确的是()。 A.0数码对应电路中的低电平状态B.0数码对应电路中的高电平状态C.1数码对应电路中的低电平状态D.1数码对应电路中的高电平状态

考题 RS—232C的电气特性规定使用()。 A、TTL电平B、CMOS电平C、正逻辑电平D、逻辑电平

考题 RS-232C的电气特性规定使用() A、TTL电平B、CMOS电平C、正逻辑电平D、负逻辑电平

考题 RS-232C采用正负电平表示逻辑0和1时,其间有6V以上的电压差,而不是采用TTL的高低电平表示逻辑0和1,其意义是()。 A.和TTL兼容B.简化电路设计C.和电话线连接D.提高抗干扰能力

考题 下列关于74HCT系列逻辑器件输入输出电平的描述中,正确的是(27)。A.输入为TTL电平,输出为TTL电平B.输入为CMOS电平,输出为TTL电平C.输入为TTL电平,输出为CMOS电平D.输入为CMOS电平,输出为CMOS电平

考题 RS232c高电平脉冲对应的TTL逻辑是?(负逻辑?) (华为面试题)

考题 RS-232-C标准所定义的逻辑电平变化范围比TTL电平大,其目的是A.得到所规定的逻辑电平比较方便B.为了和TTL电平有所区别C.提高抗干扰能力D.因为I/O设备的电平变化范围大

考题 Verilog语言规定了逻辑电路中信号的4种状态,分别是0,1,X和Z。其中0表示低电平状态,1表示高电平状态,X表示不定态(或未知状态),Z表示()。

考题 TTL与非门电路的输入端悬空从逻辑上讲相当于()。A、接高电平B、接低电平C、没有电平

考题 关于TTL电路与CMOS电路性能的比较,()说法是正确的。A、TTL电路输入端接高电平时有电流输入B、CMOS电路输入端接高电平时有电流输入C、CMOS电路输入端允许悬空,相当于输入高电平D、TTL电路输入端允许悬空,相当于输入高电平E、TTL电路输入端允许悬空,相当于输入低电平

考题 在RS-232-C标准中,信号电平与TTL电平不兼容,问RS-232-C标准的1和0分别对应什么电平?RS-232-C的电平和TTL电平之间通常用什么器件进行转换?

考题 在基本逻辑电路中,若规定高电平为1,低电平为0,则称为()A、正逻辑B、负逻辑

考题 在正逻辑电路中通常将()的电平称作低电平,也就是“0”电平。A、0VB、+1VC、0~+1vD、0~+2v

考题 在数字逻辑电路中(),这种逻辑称为正逻辑。A、用电路的高电平代表逻辑1B、用电路的低电平代表逻辑0C、用电路的高电平代表逻辑0D、用电路的低电平代表逻辑1E、用电路的高电平代表逻辑2F、用电路的低电平代表逻辑2

考题 输入信号与输出信号之间存在一定的逻辑关系,所以门电路又称为逻辑门电路,规定在正逻辑中“1”表示()电平,“0”表示()电平。

考题 RS232c高电平脉冲对应的TTL逻辑是()。

考题 逻辑电路中高电平为1,低电平为0,这种逻辑称为负逻辑。

考题 TTL逻辑门电路的高电平、低电平与CMOS逻辑门电路的高、低电平值是一样的。

考题 TTL集成电路的输出低电平典型电压值为()。A、0B、0.3VC、3.6VD、5V

考题 对于TTL门电路的输入端经过电阻接电源与接逻辑高电平等效。

考题 TTL电路的电源是()V,高电平1对应的电压范围是()V。

考题 RS232c高电平脉冲对应的TTL逻辑是什么?

考题 单选题TTL与非门电路的输入端悬空从逻辑上讲相当于()。A 接高电平B 接低电平C 没有电平

考题 单选题供电电压相同时,CMOS电路与TTL电路输出的高电平与低电平的情况为()A CMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平低B CMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平高C CMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平低D CMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平高

考题 单选题在正逻辑电路中通常将()的电平称作低电平,也就是“0”电平。A 0VB +1VC 0~+1vD 0~+2v

考题 单选题负逻辑电路中的“1”表示()A 高电平B 低电平C 数字1D 数字0

考题 问答题RS232c高电平脉冲对应的TTL逻辑是什么?