网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)

假定最复杂的一条指令所用的组合逻辑分成6块,依次为A~F,其延迟分别为80ps、30ps、60ps、50ps、70ps、10ps。在这些组合逻辑块之间插入必要的流水段寄存器就可实现相应的指令流水线,寄存器延迟为20ps。理想情况下,以下各种方式所得到的时钟周期、指令吞吐率和指令执行时间各是多少?应该在哪里插入流水线寄存器?插入一个流水段寄存器,得到一个两级流水线


参考答案

更多 “假定最复杂的一条指令所用的组合逻辑分成6块,依次为A~F,其延迟分别为80ps、30ps、60ps、50ps、70ps、10ps。在这些组合逻辑块之间插入必要的流水段寄存器就可实现相应的指令流水线,寄存器延迟为20ps。理想情况下,以下各种方式所得到的时钟周期、指令吞吐率和指令执行时间各是多少?应该在哪里插入流水线寄存器?插入一个流水段寄存器,得到一个两级流水线” 相关考题
考题 ● 以下关于 CISC(Complex Instruction Set Computer,复杂指令集计算机)和RISC(Reduced Instruction Set Computer,精简指令集计算机)的叙述中,错误的是 (2) 。(2)A. 在CISC 中,其复杂指令都采用硬布线逻辑来执行B. 采用CISC 技术的CPU,其芯片设计复杂度更高C. 在RISC 中,更适合采用硬布线逻辑执行指令D. 采用RISC 技术,指令系统中的指令种类和寻址方式更少

考题 F1系列PC,有些逻辑指令没有数据,如()、()、以及()、()指令。

考题 组合逻辑控制中,一条指令可以由一个信号逻辑表达式描述,对逻辑表达式化简后即可以用()实现。 A、加法器B、寄存器C、门电路D、锁存器

考题 组合逻辑控制是一种硬布线控制,组合逻辑线路是其核心,它接收的输入信号不包括() A、指令译码器的输出B、时序信号B、执行部件的反馈信息D、AC的运算结果

考题 完成一条指令的功能可以分成那两个阶段() A、取指B、执行C、保存D、删除

考题 精简指令系统RISC的特点不包括( )。A.指令数量少。优先选取使用频率最高的一些简单指令和一些常用指令,避免使用复杂指令。 B.指令的寻址方式少。通常只支持寄存器寻址方式、立即数寻址方式和相对寻址方式。 C.指令可以对主存单元中的数据直接进行处理。典型的 RISC.通常都有指令能够直接对主存单元中的数据进行处理,其执行速度较快。 D.以硬布线逻辑控制为主。为了提高操作的执行速度,通常采用硬布线逻辑(组合逻辑)来构建控制器

考题 以下关于CISC(ComplexInstructionSetComputer,复杂指令集计算机)和RISC(ReducedInstructionSetComputer,精简指令集计算机)的叙述中,错误的是()。A.在CISC中,其复杂指令都采用硬布线逻辑来执行 B.采用CISC技术的CPU,其芯片设计复杂度更高 C.在RISC中,更适合采用硬布线逻辑执行指令 D.采用RISC技术.指令系统中的指令种类和寻址方式更少

考题 以下关于CISC(Complex Instruction Set Computer,复杂指令集计算机)和RISC(Reduced Instruction Set Computer,精简指令集计算机)的叙述中,错误的是( )。A.在CISC中,复杂指令都采用硬布线逻辑来执行 B.一般而言,采用CISC技术的CPU,其芯片设计复杂度更高 C.在RISC中,更适合采用硬布线逻辑执行指令 D.采用RISC技术,指令系统中的指令种类和寻址方式更少

考题 基本逻辑门电路有(),(),(),()利用此几种基本逻辑门电路的不同组合,可以构成各种复杂的逻辑门电路。

考题 假定最复杂的一条指令所用的组合逻辑分成6块,依次为A~F,其延迟分别为80ps、30ps、60ps、50ps、70ps、10ps。在这些组合逻辑块之间插入必要的流水段寄存器就可实现相应的指令流水线,寄存器延迟为20ps。理想情况下,以下各种方式所得到的时钟周期、指令吞吐率和指令执行时间各是多少?应该在哪里插入流水线寄存器?吞吐量最大的流水线

考题 当数据流图中的某个加工的一组动作存在着多个条件复杂组合的判断时,其加工逻辑使用()。

考题 基本逻辑门电路有(),利用此三种基本逻辑门电路的不同组合,可以构成各种复杂的逻辑门电路。

考题 基本逻辑门电路有()、()和(),利用此三种基本逻辑门电路的不同组合,可以构成各种复杂的逻辑门电路。

考题 可编程序控制器的指令可分为()两类A、传送指令和控制指令B、控制指令和逻辑指令C、简单指令和复杂指令D、基本指令和扩展指令

考题 假定最复杂的一条指令所用的组合逻辑分成6块,依次为A~F,其延迟分别为80ps、30ps、60ps、50ps、70ps、10ps。在这些组合逻辑块之间插入必要的流水段寄存器就可实现相应的指令流水线,寄存器延迟为20ps。理想情况下,以下各种方式所得到的时钟周期、指令吞吐率和指令执行时间各是多少?应该在哪里插入流水线寄存器?插入三个流水段寄存器,得到一个四级流水线

考题 时序逻辑电路和组合逻辑电路最显著的区别是:()

考题 清除AX寄存器的一条逻辑指令是()或()。

考题 与精简指令计算机相反,复杂指令计算机指令较长,分成几个微指令去执行,正是如此开发程序比较容易(指令多的缘故),那么复杂指令计算机的英文简称是()。A、CISCB、RISCC、ARCD、DDR

考题 CPU执行每一条指令都要分成若干步:取指令、指令译码、取操作数、执行运算、保存结果等。CPU在取指令阶段的操作是()A、从硬盘读取一条指令并放入内存储器B、从内存储器(或cache)读取一条指令放入指令寄存器C、从指令寄存器读取一条指令放入指令计数器D、从内存储器读取一条指令放入运算器

考题 组合逻辑电路分析的一般步骤是()。A、根据逻辑图写出输出端的逻辑表达式B、根据需要对逻辑表达式进行变换和化简,得出最简式C、根据最简式列出真值表D、根据真值表或最简式,确定其逻辑功能E、根据逻辑功能画出电路图

考题 组合逻辑电路的竞争-冒险是由于()引起的。A、电路不是最简B、电路有多个输出C、电路中存在延迟D、电路使用不同的门电路

考题 在逻辑关系比较复杂的梯形图中,常用到触点块连接指令。

考题 填空题清除AX寄存器的一条逻辑指令是()或()。

考题 单选题组合逻辑电路的竞争-冒险是由于()引起的。A 电路不是最简B 电路有多个输出C 电路中存在延迟D 电路使用不同的门电路

考题 单选题组合逻辑控制是一种硬布线控制,组合逻辑线路是其核心,它接收的输入信号不包括()A 指令译码器的输出B 时序信号C 执行部件的反馈信息D AC的运算结果

考题 填空题当数据流图中的某个加工的一组动作存在着多个条件复杂组合的判断时,其加工逻辑使用()。

考题 单选题组合逻辑控制中,一条指令可以由一个信号逻辑表达式描述,对逻辑表达式化简后即可以用()实现。A 加法器B 寄存器C 门电路D 锁存器

考题 问答题假定最复杂的一条指令所用的组合逻辑分成6块,依次为A~F,其延迟分别为80ps、30ps、60ps、50ps、70ps、10ps。在这些组合逻辑块之间插入必要的流水段寄存器就可实现相应的指令流水线,寄存器延迟为20ps。理想情况下,以下各种方式所得到的时钟周期、指令吞吐率和指令执行时间各是多少?应该在哪里插入流水线寄存器?吞吐量最大的流水线