网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)

下降时间定义为输出电平从高电平的100%下降到高电平的0%所需要的时间。


参考答案和解析
错误
更多 “下降时间定义为输出电平从高电平的100%下降到高电平的0%所需要的时间。” 相关考题
考题 输入与输出反相,输入高电平,输出低电平;输入低电平,输出高电平。即 有1出0,有0出1,这就是与或非逻辑关系。此题为判断题(对,错)。

考题 8086微处理器在最小模式下执行输出操作时,下列哪一个选项所描述的状态是正确的?______A.RD低电平,WR高电平,M/IO高电平B.RD高电平,WR低电平,M/IO高电平C.RD低电平,WR高电平,M/IO低电平D.RD高电平,WR低电平,M/IO低电平

考题 8086微处理器在最小模式下执行输出操作叫,下列( )所描述的状态是正确的。A.RD低电平,WR高电平,M/IO高电平B.RD高电平,WR低电平,M/lO高电平C.RD低电子,WR高电平,M/IO低电平D.RD高电平,WR低电平,M/IO低电平

考题 8086微处理器在最小模式下执行输出操作时,下列( )所描述的状态是正确的。A.RD低电平,WR高电平,M/IO高电平B.RD高屯子,WR低电平,M/IO高电平C.RD低电子,WR高电平,M/IO低电平D.RD高电平,WR低电平,M/IO低电平

考题 BHE信号和A0合起来表示当前在总线上出现的从偶地址单元或端口读一个字节的正确序列为:()。A.BHE为低电平,A0为低电平 B.BHE为低电平,A0为高电平 C.BHE为高电平,A0为低电平 D.BHE为高电平,A0为高电平

考题 在监视回答编码脉冲间隔时,在同步间隔存在期间,使用可预置的减计数器监视时钟计数,当同步间隔脉冲结束时,10微秒和1微秒的减计数器的借位(CT)输出分别为()时,说明间隔在公差范围之内。A、0(低电平)和0(低电平)B、0(低电平)和1(高电平)C、1(高电平)和0(低电平)D、1(高电平)和1(高电平)

考题 一与门、一或门的一个输入端接低电平0,则其各自的输出为()A、均为高电平1B、均为低电平0C、与门的输出为1,或门的输出不确定D、与门的输出为0,或门的输出不确定

考题 一与非门、一或非门的一个输入端接低电平0,则其各自的输出为()A、均为高电平1B、均为低电平0C、与非门的输出为1,或非门的输出不确定D、与非门的输出为0,或非门的输出为1

考题 下列哪组符合同或门电路的特点()A、全部输入都是低电平时,输出是高电平B、至少有一个输入是低电平时,输出是高电平C、全部输入都是高电平时,输出时低电平

考题 输入与输出反相,输入高电平,输出低电平;输入低电平,输出高电平。即有1出0,有0出1,这就是()。A、与逻辑关系B、或逻辑关系C、非逻辑关系D、与或非逻辑关系

考题 输入与输出反相,输入高电平,输出低电平;输入低电平,输出高电平。即有1出0,有0出1,这就是()逻辑关系。

考题 TTL与非门输入端全部接高电平时,输出为()。A、零电平B、低电平C、高电平D、可能是低电平,也可能是高电平

考题 TTL与非门输入端全部接高电平时,输出为()。A、零电平B、低电平C、高电平D、低电平或高电平

考题 8086执行OUTDX,AL指令时其引脚()。A、M/IO输出高电平、WR输出高电平B、M/iO输出低电平,RD输出低电平C、M/IO输出低电平、WR输出低电平D、M/IO输出高电平、RD输出高电平

考题 8253—5工作于方式0时,计数期间输出OUT一直为高电平,直到计数值为0时输出OUT为低电平。

考题 占空比就是输出的PWM中,()之比。A、低电平保持的时间与该PWM的时钟周期的时间B、高电平保持的时间与该PWM的时钟周期的时间C、高电平保持的时间与低电平保持的时间D、低电平保持的时间与高电平保持的时间

考题 电压比较器输出只有高电平和低电平两种状态,输入高电平时,输出为高电平;输入低电平时输出为低电平。

考题 正边沿触发器在()时,输出端的逻辑状态会发生改变(即触发有效)。A、输入逻辑电平改变B、CP脉冲从低电平变成高电平C、CP脉冲从高电平变成低电平D、高电平

考题 或非门逻辑关系的特点是:只有当两个输入端都为高电平时,输出端才为高电平;只要有一个输入端是高电平,输出端就输出低电平。

考题 下列关于开关门信号理解描述正确的是()。A、按下开门按钮,检测到“开门列车线”信号从低电平跳变到高电平,且保持高电平状态100ms以上,认为“开门列车线”信号有效B、如果在开门过程(中),在满足开门的条件下,“开门列车线”信号从高电平跳变为低电平,门将停止动作C、按下检关门按钮,测到“关门列车线”信号从低电平跳变到高电平,且保持高电平状态200ms以上,认为“关门列车线”信号有效D、如果在关门过程(中),在满足“允许关门列车线关门”条件下,“关门列车线”信号从高电平跳变为低电平,门仍然会关闭到关到位位置

考题 RS232C的电平标准是EIA电平标准,即()。A、高电平为+3V~+5V,低电平为-3V~-5VB、高电平为0V~+15V,低电平为0~-5VC、高电平为+3V~0V,低电平为-3V~0VD、高电平为+3V~+15V,低电平为-3V~-15V

考题 计算机串口的电平标准是TTL电平标准,即()。A、高电平为+12V,低电平为0VB、高电平为+5V,低电平为0VC、高电平为+12V,低电平为+5VD、高电平为0V,低电平为-5V

考题 由三极管组成的开关电路即反相器,在输入电压为高电平时,输出电平为()。A、高电平B、低电平C、零电平D、无输出

考题 判断题输入与输出反相,输入高电平,输出低电平;输入低电平,输出高电平。即有1出0,有0出1,这就是与或非逻辑关系。A 对B 错

考题 填空题输入与输出反相,输入高电平,输出低电平;输入低电平,输出高电平。即有1出0,有0出1,这就是()逻辑关系。

考题 单选题供电电压相同时,CMOS电路与TTL电路输出的高电平与低电平的情况为()A CMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平低B CMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平高C CMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平低D CMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平高

考题 单选题输入与输出反相,输入高电平,输出低电平;输入低电平,输出高电平。即有1出0,有0出1,这就是()。A 与逻辑关系B 或逻辑关系C 非逻辑关系D 与或非逻辑关系

考题 多选题三极管开关电路的可靠工作条件是()。A输入低电平时,三极管工作在截止区,输出为高电平。B输入高电平时,三极管工作在饱和区,输出为低电平。C输入低电平时,三极管工作在截止区,输出为低电平。D输入高电平时,三极管工作在饱和区,输出为高电平。