网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)
试用74LS161采用反馈置数法组成十进制计数器。


参考答案

更多 “ 试用74LS161采用反馈置数法组成十进制计数器。 ” 相关考题
考题 用集成计数器构成任意进制计数器时,常用反馈归0法和反馈置数法。() 此题为判断题(对,错)。

考题 74LS161是一个()的四位二进制加计数器。 A、同步清0,异步置数B、异步清0,同步置数C、同步清0,同步置数

考题 用反馈复位法来改变由8位十进制加法计数器的模值,可以实现______模值范围的计数器. A. 1~10B. 1~16C. 1~99D. 1~100

考题 根据不同需要,在集成计数器芯片的基础上,通过采用()方法可以实现任意进制的计数器。 A.反馈归零法B.预置数法C.进位输出置最小数法D.进位输出置最大数法

考题 分别画出利用下列方法构成的10进制计数器的接线图。(3)利用 74LS161的异步清零功能;(4)利用74LS163的同步清零功能;(5)利用 74LS161或74LS163的同步置数功能;(6)利用 74LS290的异步清零功能。

考题 用2片74161分别采用反馈置数法和反馈清零法构成从0开始的60进制加法计数器。

考题 试用2 片74LS161采用整体反馈清零法组成128进制计数器。

考题 试用2 片74LS160组成六十进制计数器

考题 试用2片74LS161采用整体反馈置数法组成128进制计数器。

考题 试用2 片74LS161组成十二进制计数器,要求计数值为1~12.

考题 试用 74LS160采用反馈清零法组成七进制计数器。

考题 采用中规模加法计数器74LS161构成的电路如图所示,该电路构成几进制加法计数器(  )。 A. 九进制 B. 十进制 C. 十二进制 D. 十三进制

考题 图示的74LS161集成计数器构成的计数器电路和74LS290集成计数器构成的计数器电路是实现的逻辑功能依次是(  )。 A. 九进制加法计数器,七进制加法计数器 B. 六进制加法计数器,十进制加法计数器 C. 九进制加法计数器,六进制加法计数器 D. 八进制加法计数器,七进制加法计数器

考题 图示是一个集成74LS161集成计数器电路图,则该电路实现的逻辑功能是(  )。 A. 十进制加计数器 B. 四进制加计数器 C. 八进制加计数器 D. 十六进制加计数器

考题 在十进制加法计数器中,当计数器状态为0101时,则表示十进制数的()A、3B、4C、5D、6

考题 集成二--十进制计数器通过反馈置数及反馈清零法计数。

考题 集成计数器40192是一个可预置数二-十进制可逆计数器。

考题 在计数器中,十进制数通常用二进制表示,所以十进制计数器是指()进制编码的计数器。A、二B、十C、二——十D、十——二

考题 用集成计数器设计n进制计数器时,一般采用()。A、置最小数法B、反馈复位法C、反馈预置D、时钟禁止

考题 用集成计数器设计n进制计数器时,不宜采用()方法。A、置最小数B、反馈复位C、反馈预置D、时钟禁止

考题 集成二--十进制计数器可以组成任意进制计数器。

考题 74LS161是4位十进制同步计数器。

考题 集成计数器40192置数方式是()A、同步0有效B、串行置数C、并行置数D、同步1有效

考题 多选题用集成计数器设计n进制计数器时,一般采用()。A置最小数法B反馈复位法C反馈预置D时钟禁止

考题 填空题74LS161是一个()个管脚的集成计数器,用它构成任意进制的计数器时,通常可采用()和反馈预置法。

考题 单选题用反馈复位法来改变由8位十进制加法计数器的模值,可以实现()模值范围的计数器。A l~10B 1~16C 1~99D 1~100

考题 单选题用集成计数器设计n进制计数器时,不宜采用()方法。A 置最小数B 反馈复位C 反馈预置D 时钟禁止