网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)
单选题
目前的CPU包括()和cache。
A

控制器、运算器

B

控制器、逻辑运算器

C

控制器、算术运算器

D

运算器、算术运算器


参考答案

参考解析
解析: 暂无解析
更多 “单选题目前的CPU包括()和cache。A 控制器、运算器B 控制器、逻辑运算器C 控制器、算术运算器D 运算器、算术运算器” 相关考题
考题 对使用Pentium4作为CPU的PC机来说,下面关于Cache的叙述中错误的是A.L1 Cache与CPU制作在同一个芯片上B.L2 Cache的工作频率越来越高,但不可能达到CPU的工作频率C.CPU访问Cache时,若“命中”,则不需插入等待状态D.Cache是CPU和DRAM主存之间的高速缓冲存储器

考题 下面是关于微型计算机存储系统是的层次结构描述正确的是()A.CPU.内存.cachB.外存B、CPU、cache、内存、外存C.内存、cache、CPU、外存D.内存、cache、外存、CPU

考题 CPU执行指令需要从存储器读取数据时,数据搜索的顺序是()。 A、cache、DRAM和硬盘B、DRAM、cache和硬盘C、硬盘、DRAM和cacheD、DRAM、硬盘和cache

考题 高速缓冲存储器 Cache是位于CPU和主存DRAM之间规模或容量较小但速度很快的存储器。下面是关于Cache的叙述,其中错误的是( )。A.PC中采用的Cache方案兼顾了SRAM的高速特性和DRAM的低成本特性,即达到了即降低成本又提高系统性能的目的B.CPU访问Cache“命中”时,由于Cache的速度与CPU相当,因此CPU就能在零等待状态下迅速地完成数据的读写,而不必插入等待状态C.CPU访问CaChe“未命中”时,信息需从主存(DRAM)传送到CPU,这时CPU要插入等待状态D.L1 Cache的工作频率和CPU的工作频率相等,L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率

考题 在多级存储系统中,Cache处在CPU和主存之间,解决(55)问题。若Cache和主存的存取时间分别为T1和T2,Cache的命中率为H,则该计算机实际存取时间为(56)。当CPU向存储器执行读操作时,首先访问Cache,若命中,则从Cache中取出指令或数据,否则从主存中取出,送(57):当CPU向存储器执行写操作时,为了使Cache的内容和主存的内容保持一致,若采用(58)法,则同时写入Cache和主存。由于Cache容量比主存容量小,因此当Cache满时,执行把主存信息向Cache写入,就要淘汰Cache中已有的信息,为了提高Cache的命中率,采用一种(59)替换算法。A.主存容量扩充B.主存和CPU速度匹配C.多个请求源访问主存D.BIOS存放

考题 内存总线速度是指()。 A.CPU二级Cache和内存之间通信速度B.CPU一级Cache和内存之间通信速度C.内存与硬盘之间通信速度D.L1cache与L2cache之间通信速度

考题 以下关于cache的阐述中,()是不对的。A、CPU存取cache中的数据较快B、cache封装到CPU芯片内C、cache是介于CPU和硬盘驱动器之间的存储器D、cache是介于CPU和内存之间的高速存储器

考题 CPU的基本组成部分包括运算器、Cache、控制器。

考题 VictimCache是位于CPU和Cache间的又一级Cache。

考题 下面是关于CPU访问主存和高速缓存CAChe关系描述,正确的有()A、没有CAChe的微机,只有主存能与CPU直接进行信息交换B、拥有CAChe的微机,CAChe和主存都能直接与CPU交换信息C、一台装有CAChe的微机,CPU从外存读人数据的顺序是外存→主存→CACheD、CAChe使用的是半导体动态存储器,所以其中的信息不能长期保留

考题 PentiumIII/850、Pentium IV/1500中的850和1500的含义是()。A、CPU的字长B、CPU的运算速度C、CPU的主频D、CPU的Cache容量

考题 CPU包括哪些部分?()A、运算器和CacheB、控制器和运算器C、R0M和RAMD、控制器和Cache

考题 CPU访问Cache的查找方法是通过查找目录表来实现的。目录表所包含的项数与CACHE块数相同,目录表的每一项包括()和()两部分。

考题 虚拟Cache中,CPU使用虚拟地址访问Cache。

考题 目前的CPU包括()和cache。A、控制器、运算器B、控制器、逻辑运算器C、控制器、算术运算器D、运算器、算术运算器

考题 Cache是一种()的存储器,位于CPU和主存之间,用来存放CPU正在使用的指令和数据;使用Cache的目的是提高CPU访问存储器的存取速度,减少处理器的等待时间。

考题 关于高速缓冲存储器cache的描述,不正确的是()A、cache-是介于cPu和内存之间的一种可高速存取信息的芯片B、cache越大,效率越高C、cache用于解决cPu和RAM之问速度冲突问题D、存放在cache中的数据使用时存在命中率的问题

考题 Cache做在CPU芯片内有什么好处?将指令Cache和数据Cache分开又有什么好处?

考题 下面是关于微型计算机存储系统是的层次结构描述正确的是()A、CPU.内存.cache.外存B、CPU、cache、内存、外存C、内存、cache、CPU、外存D、内存、cache、外存、CPU

考题 要提高CPU的性能,CPU生产商常采用的方法包括()A、提高CPU的时钟频率B、增加Cache的容量C、采用超线程技术D、以上均是

考题 Cache为高速缓冲存储器,它位于()A、CPU和外设之间B、内存和外存之间C、CPU和外存之间D、CPU和内存之间

考题 CPU执行指令需要从存储器读取数据时,数据搜索的先后顺序是()A、Cache、DRAM和硬盘B、DRAM、Cache和硬盘C、硬盘、DRAM和CacheD、DRAM、硬盘和Cache

考题 计算机内的存储器呈现出一种层次结构的形式,即()三层结构。A、Cache-Memory-diskB、Memory-Cache-diskC、CPU-Cache-diskD、CPU-Cache-Memory

考题 内存总线速度是指()。A、CPU二级Cache和内存之间通信速度B、CPU一级Cache和内存之间通信速度C、内存与硬盘之间通信速度D、L1cache与L2cache之间通信速度

考题 判断题VictimCache是位于CPU和Cache间的又一级Cache。A 对B 错

考题 填空题CPU访问Cache的查找方法是通过查找目录表来实现的。目录表所包含的项数与CACHE块数相同,目录表的每一项包括()和()两部分。

考题 多选题下面是关于CPU访问主存和高速缓存CAChe关系描述,正确的有()A没有CAChe的微机,只有主存能与CPU直接进行信息交换B拥有CAChe的微机,CAChe和主存都能直接与CPU交换信息C一台装有CAChe的微机,CPU从外存读人数据的顺序是外存→主存→CACheDCAChe使用的是半导体动态存储器,所以其中的信息不能长期保留