网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)

当要将数据读入cache而cache已满时,需要将cache中已有的页面替换出去,()替换算法的实际命中率最高。

  • A、先入后出(FILO)算法
  • B、随机替换(RAND.算法
  • C、先入先出(FIFO)算法
  • D、近期最少使用(LRU)算法

参考答案

更多 “当要将数据读入cache而cache已满时,需要将cache中已有的页面替换出去,()替换算法的实际命中率最高。A、先入后出(FILO)算法B、随机替换(RAND.算法C、先入先出(FIFO)算法D、近期最少使用(LRU)算法” 相关考题
考题 当要将数据读入cache而cache已满时,需要将cache中已有的页面替换出去,()替换算法的实际命中率最高。 A.先入后出(FILO)算法B.随机替换(RAND.算法C.先入先出(FIFO)算法D.近期最少使用(LRU)算法

考题 Cache的一个重要指标是【 】,即在有Cache的系统中,CPU需要访问的数据存Cache中能直接找到的概率。

考题 PC机中CPU执行MOV指令从存储器读取数据时,数据搜索的顺序是A.从L1Cache开始,然后依次为L2Cache、DRAM和外设B.从L2Cache开始,然后依次为L1Cache、DRAM和外设C.从外设开始,然后依次为DRAM、L2Cache和L1CacheD.从外设开始,然后依次为DRAM、L1Cache和L2Cache

考题 ●在嵌入式系统的存储机制中,为了保证Cache和Memory的数据一致性,通常有三种方法,依次是write through,post write和write back,其中下面属于write through的特点的是(27)。(27) A. CPU向Cache写入数据时,同时向Memory复制一份B.CPU更新Cache数据时,把更新的数据写入到更新缓冲器C.CPU更新Cache时,只标记更新的Cache区域D.当Cache区数据被更新时,才更新Memory

考题 CPU执行指令需要从存储器读取数据时,数据搜索的顺序是()。 A、cache、DRAM和硬盘B、DRAM、cache和硬盘C、硬盘、DRAM和cacheD、DRAM、硬盘和cache

考题 PC中CPU执行MOV指令从存储器读取数据时,数据搜索的顺序是( )A.L1 cache、12 cache、DRAM和外设B.L2 cache、L1 cache、DRAM和外设C.DRAM、外设、L2cache和L1 cacheD.外设、DRAM、L1 cache和L2 cache

考题 一个设有cache的存储系统中,若主存容量为512KB,cache容量为2KB,每次交换的数据块长度为16B。主存数据调入cache时,为了区分是主存哪个部分哪个字块调入cache中哪个字块位置。因此在cache存储器中还需存放调入主存字块的特征,即cache字块标志(主存高位地址)。cache地址映像若采用直接映像方式,本题中cache字块标志是(1)位,若采用全相联地址映像方式,则cache字块标志是(2)位。A.7B.8C.12D.19

考题 在多级存储系统中,Cache处在CPU和主存之间,解决(55)问题。若Cache和主存的存取时间分别为T1和T2,Cache的命中率为H,则该计算机实际存取时间为(56)。当CPU向存储器执行读操作时,首先访问Cache,若命中,则从Cache中取出指令或数据,否则从主存中取出,送(57):当CPU向存储器执行写操作时,为了使Cache的内容和主存的内容保持一致,若采用(58)法,则同时写入Cache和主存。由于Cache容量比主存容量小,因此当Cache满时,执行把主存信息向Cache写入,就要淘汰Cache中已有的信息,为了提高Cache的命中率,采用一种(59)替换算法。A.主存容量扩充B.主存和CPU速度匹配C.多个请求源访问主存D.BIOS存放

考题 如果应用程序需要的数据已经在内存中,称作()。A、Cache ReadB、Cache HitC、Cache MissD、Cache Latch

考题 以下关于cache的阐述中,()是不对的。A、CPU存取cache中的数据较快B、cache封装到CPU芯片内C、cache是介于CPU和硬盘驱动器之间的存储器D、cache是介于CPU和内存之间的高速存储器

考题 某计算机有cache、内存、辅存来实现虚拟存储器。如果数据在cache中,访问它需要20ns;如果在内存但不在cache,需要60ns将其装入缓存,然后才能访问;如果不在内存而在辅存,需要12ms将其读入内存,然后,用60ns再读入cache,然后才能访问。假设cache命中率为0.9,内存命中率为0.6,则数据平均访问时间是多少(ns)?

考题 当发生写失效时,是否调入相应的块到Cache中,有两种不同的选择;写回法Cache一般采用(),而写直达法一般采用()。

考题 高速缓存中需要将主存地址转换成cache地址,这种地址的转换称为地址映像,cache的地址映像方法有()()和()

考题 当第一次访问一个块时,该块不在Cache中,需从下一级存储器中调入Cache,这就是()失效,也叫()失效;如果程序执行时所需的块不能全部调入Cache中,则当某些块被替换后,若又重新被访问,就会发生失效,这种失效称为()失效。

考题 对于Cache的两种写策略,执行“写”操作时,只写入Cache,仅当Cache中相应的块被替换时,才写回主存,称为()。执行“写”操作时,不仅写入Cache,而且也写入下一级存储器,称为()。

考题 将指令Cache和数据Cache分开又有什么好处?

考题 当访问Cache系统失效时,通常不仅主存向CPU传送信息,同时还需要将信息写入Cache,在此过程中传送和写入信息的数据宽度各为()。A、块、页B、字、字C、字、块D、块、块

考题 Cache做在CPU芯片内有什么好处?将指令Cache和数据Cache分开又有什么好处?

考题 使用Cache可以提高计算机运行速度,这是因为()。A、Cache增大了内存的容量B、Cache扩大了硬盘的容量C、Cache缩短了CPU的等待时间D、Cache可以存放程序和数据

考题 CPU执行指令需要从存储器读取数据时,数据搜索的先后顺序是()A、Cache、DRAM和硬盘B、DRAM、Cache和硬盘C、硬盘、DRAM和CacheD、DRAM、硬盘和Cache

考题 关于华为T系列存储阵列cache镜像技术,以下描述不正确的是 ()A、存储设备双控制器都存在相同大小规格的CacheB、主机读请求下发时,会分别从本端控制器的Cache及对端控制器的Cache中读取数据C、Cache镜像通道可采用FC SAS 或PCI-eD、主机写请求下发时,会将这部分数据分别写到本段控制器的Cache及对端控制器的Cache

考题 问答题Cache做在CPU芯片内有什么好处?将指令Cache和数据Cache分开又有什么好处?

考题 填空题对于Cache的两种写策略,执行“写”操作时,只写入Cache,仅当Cache中相应的块被替换时,才写回主存,称为()。执行“写”操作时,不仅写入Cache,而且也写入下一级存储器,称为()。

考题 填空题高速缓存中需要将主存地址转换成cache地址,这种地址的转换称为地址映像,cache的地址映像方法有()()和()

考题 填空题当第一次访问一个块时,该块不在Cache中,需从下一级存储器中调入Cache,这就是()失效,也叫()失效;如果程序执行时所需的块不能全部调入Cache中,则当某些块被替换后,若又重新被访问,就会发生失效,这种失效称为()失效。

考题 问答题将指令Cache和数据Cache分开又有什么好处?

考题 单选题当访问Cache系统失效时,通常不仅主存向CPU传送信息,同时还需要将信息写入Cache,在此过程中传送和写入信息的数据宽度各为()。A 块、页B 字、字C 字、块D 块、块