网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)
问答题
假定某计算机工程师想设计一个新CPU,一个典型程序的核心模块有一百万条指令,每条指令执行时间为100ps。实际流水线并不是理想的,流水段间数据传送会有额外开销。这些开销是否会影响指令执行时间(Instruction latency)和指令吞吐率(Instruction throughput)?

参考答案

参考解析
解析: 暂无解析
更多 “问答题假定某计算机工程师想设计一个新CPU,一个典型程序的核心模块有一百万条指令,每条指令执行时间为100ps。实际流水线并不是理想的,流水段间数据传送会有额外开销。这些开销是否会影响指令执行时间(Instruction latency)和指令吞吐率(Instruction throughput)?” 相关考题
考题 在采用微程序控制的计算机中,()。 A.每条指令由一条微指令来执行B.每条指令由一段微程序来执行C.每条微指令由一条机器指令来执行D.每一段微程序由一条机器指令来执行

考题 ●设某流水线计算机主存的读/写时间为100ns,有一个指令和数据合一的Cache,已知该Cache的读/写时间为10ns,取指令的命中率为98%,取数的命中率为95%。在执行某类程序时,约有1/5指令需要存/取一个操作数。假设指令流水线在任何时候都不阻塞,则设置Cache后,每条指令的平均访存时间约为 (14) 。(14) A.12nsB.15 nsC.18 nsD.120ns

考题 下面是关于Pentium 4微处理器中指令流水线的叙述,其中错误的是A.有多条指令流水线B.每条指令流水线有多级C.每级流水线的执行时间需要多个时钟周期D.采用指令流水线结构有利于提高微处理器的运算速度

考题 具有指令流水线结构的CPU,一般情况下指令的执行时间主要取决于(66)。A.执行指令的步骤B.CPU有无等待状态C.CPU的时钟周期D.CPU内的Cache存储器大小

考题 利用并行处理技术可以缩短计算机处理一个问题的时间,开发计算机系统的并行性措施有3类:(5)。流水线处理机属于(6),某机采用4级流水线结构完成一条指令,每一级流水操作实际需要的时间为:取指令60ns,指令译码和取数40ns,运算70ns,送结果50ns。计算机执行一条程序需要100条基本指令,理想情况下流水线计算机需要(7)时间完成这段程序。A.多处理机,多级存储器,中断系统B.资源重复,资源共享,时间重叠C.高速缓存,流水线结构,DMAD.虚拟存储器RISC流水线结构

考题 某计算机系统采用5级流水线结构执行指令,设每条指令的执行由取指令( 2△t)、分析指令( 1△t)、取操作数(3△t)、运算(1△t).写回结果 (2△t)组成,并分别用5个子部件完成,该流水线的最大吞吐率为(请作答此空) ;若连续向流水线拉入10条指令,则该流水线的加速比为( ) 。

考题 某计算机系统采用5级流水线结构执行指令,设每条指令的执行由取指令(4△t)、分析指令( 2△t)、取操作数(6△t)、运算(2△t) , 写回结果(4△t)组成,并分别用5个子部件完成,该流水线的最大吞吐率为( ) ;若连续向流水线拉入10条指令,则该流水线的加速比为(请作答此空)。 A. 1:10 B. 2:1 C.5:2 D. 3:1

考题 某计算机系统采用5级流水线结构执行指令,设每条指令的执行由取指令(3△t)、分析指令(1△t)、取操作数(5△t)、运算(1△t), 写回结果(2△t)组成,并分别用5个子部件完成,该流水线的最大吞吐率为( )。

考题 某计算机系统采用5级流水线结构执行指令,设每条指令的执行由取指令(2 Δt )、分析指令(1Δt )、取操作数(3Δt )、运算(1Δt )和写回结果(2Δt ) 组成, 并分别用5 个子部件完成,该流水线的执行周期为(请作答此空) ;若连续向流水线输入10条指令,该流水线完成的时间为( )。A.3Δt B.1Δt C.2Δt D.7Δt

考题 使用 Cache 改善系统性能的依据是程序的局部性原理。程序中大部分指令是(请作答此空)的。设某计算机主存的读/写时间为 100ns,有一个指令和数据合一的 Cache,已知该 Cache的读/写时间为 10ns,取指令的命中率为 98%,取数的命中率为 95%。在执行某类程序时,约有 1/5 指令需要额外存/取一个操作数。假设指令流水线在任何时候都不阻塞,则设置 Cache 后,每条指令的平均读取时间约为( )ns。A.12.3 B.14.7 C.23.4 D.26.3

考题 如果一条指令平均需1微秒,处理一个缺页中断另需n微秒,给出当缺页中断每k条指令发生一次时,指令的实际执行时间。

考题 有关宏指令和子程序,下列说法哪一个不正确()。A、宏指令并不能简化目标程序B、子程序可以简化目标程序,但执行时间要长些C、子程序或过程在执行时,由CPU处理D、宏指令在执行时要保护现场和断点

考题 有关计算机指令与程序说法不正确的是()。A、指令由CPU制造厂商设计B、指令由软件制作商设计C、程序是指令的有序集合D、不同的CPU指令系统不同

考题 假定某计算机工程师想设计一个新CPU,一个典型程序的核心模块有一百万条指令,每条指令执行时间为100ps。若新CPU是一个20级流水线处理器,执行上述同样的程序,理想情况下,它比非流水线处理器快多少?

考题 假定某计算机工程师想设计一个新CPU,一个典型程序的核心模块有一百万条指令,每条指令执行时间为100ps。在非流水线处理器上执行该程序需要花多长时间?

考题 下列关于指令的描述,不正确的是()。A、指令周期是指CPU执行某条指令的时间B、一个指令周期常常包含若干个CPU周期C、一个CPU周期包含若干时钟周期D、一条机器指令对应一个微程序,微程序是由若干条微指令序列组成

考题 使用指令流水线技术使得每条指令的执行时间大大减少,提高了性能。

考题 每条语句都使程序执行一个相应的动作。它被直接翻译成一条计算机可执行的指令。

考题 问答题假定机器M的时钟频率为1.2GHz,某程序P在机器M上的执行时间为12秒钟。对P优化时,将其所有的乘4指令都换成了一条左移2位的指令,得到优化后的程序P’。已知在M上乘法指令的CPI为5,左移指令的CPI为2,P的执行时间是P’执行时间的1.2倍,则P中有多少条乘法指令被替换成了左移指令被执行?

考题 判断题每条语句都使程序执行一个相应的动作。它被直接翻译成一条计算机可执行的指令。A 对B 错

考题 单选题在采用微程序控制的计算机中,()A 每条指令由一条微指令来执行B 每条指令由一段微程序来执行C 每条微指令由一条机器指令来执行D 每一段微程序由一条机器指令来执行

考题 单选题某CPU主频为1.03GHz,采用4级指令流水线,每个流水段的执行需要1个时钟周期。假定CPU执行了100条指令,在其执行过程中没有发生任何流水线阻塞,此时流水线的吞吐率为(  )。A 0.25×109条指令/秒B 0.97×109条指令/秒C 1.0×109条指令/秒D 1.03×109条指令/秒

考题 单选题下列关于指令的描述,不正确的是()。A 指令周期是指CPU执行某条指令的时间B 一个指令周期常常包含若干个CPU周期C 一个CPU周期包含若干时钟周期D 一条机器指令对应一个微程序,微程序是由若干条微指令序列组成

考题 问答题如果一条指令平均需1微秒,处理一个缺页中断另需n微秒,给出当缺页中断每k条指令发生一次时,指令的实际执行时间。

考题 判断题使用指令流水线技术使得每条指令的执行时间大大减少,提高了性能。A 对B 错

考题 问答题假定某计算机工程师想设计一个新CPU,一个典型程序的核心模块有一百万条指令,每条指令执行时间为100ps。若新CPU是一个20级流水线处理器,执行上述同样的程序,理想情况下,它比非流水线处理器快多少?

考题 问答题假定某计算机工程师想设计一个新CPU,一个典型程序的核心模块有一百万条指令,每条指令执行时间为100ps。在非流水线处理器上执行该程序需要花多长时间?