考题
锁相环路的组成是()。A.鉴相器、压控振荡器B.鉴相器、压控振荡器、环路滤波器C.鉴相器、环路滤波器D.混频器、压控振荡器、环路滤波器
考题
锁相环的压控振荡器频率是受输入锁相环的信号控制的。此题为判断题(对,错)。
考题
配置锁相环0的参数应该访问下列哪一个寄存器:()。
A.PLL0STATB.PLL1STATC.PLL0COND.PLL0CFG
考题
要使写入锁相环0的配置参数生效应该访问下列哪一个寄存器:()。
A.PLL0STATB.PLL0FEEDC.PLL0COND.PLL0CFG
考题
电原理图中,“PLL”表示()。
A.控发开关B.压控振荡器C.锁相环D.位锁定
考题
锁相环的基本组成有()。A、放大器B、鉴相器C、低通滤波器D、压控振荡器
考题
UPS中锁相环由()组成。A、由鉴相器B、低通滤波器C、压控振荡器D、稳压器
考题
电原理图中,“PLL”表示()。A、控发开关B、压控振荡器C、锁相环D、位锁定
考题
锁相环路的基本结构由鉴相器、()组成。A、环路低通滤波器、压控振荡器B、环路高通滤波器C、压控振荡器D、环路高通滤波器、压控振荡器
考题
锁相环由()组成。A、压控振荡器B、相位比较器C、低通滤波器D、直流放大器
考题
PLL完全同步视频检波电路所需要的38Hz同步检波载波信号的产生是().A、用选频电路从38MHz图像中信号取出B、直接用38MHz图像中信号取出C、由APC锁相环路中的38MHz压控振荡器产生D、有38MHz振荡电路产生
考题
锁相环路包括鉴相器、环路滤波器、压控振荡器、副载波放大及90°移相电路,其中最关键的是()。A、鉴相器B、压控振荡器C、环路滤波器D、90°移相电路
考题
锁相环路中()用于产生一个误差电压。A、环路滤波器B、鉴相器C、压控振荡器D、分析仪
考题
在锁相环路中,压控振荡器的振荡频率与基准信号频率无论相差多大,环路都能锁定。
考题
在锁相环路中,最终使压控振荡器的频率等于基准信号的频率,只有静态剩余相位差。
考题
关于锁相环电路,以下说法错误的是()A、用于调节VCO产生振荡信号的频率B、损坏会影响开机C、损坏会引起无信号不入网的故障D、PLL通常表示锁相环
考题
锁相环电路时通过()来控制输出信号的频率的。A、鉴相器B、程控分频器C、低通滤波器D、压控振荡器
考题
基本锁相环包括三个组成部分,它们是鉴相器、()、压控振荡器。
考题
锁相环是由鉴相器()低通滤波器三大部件组成.A、压控振荡器B、分频器C、译码器
考题
以下不属于锁相环组成部分的是()。A、差分放大器B、环路低通滤波器C、压控振荡器D、乘法器
考题
锁相环路锁定后,压控振荡器输出信号与输入参考信号的()。A、相位相等B、频率差等于常数C、相位差等于常数
考题
利用PLL(锁相环)控制可以得到().A、很大的起动转矩B、极稳定的转速C、较高的自然振动频率
考题
单选题锁相环路的基本结构由鉴相器、()组成。A
环路低通滤波器、压控振荡器B
环路高通滤波器C
压控振荡器D
环路高通滤波器、压控振荡器
考题
单选题电原理图中,“PLL”表示()。A
控发开关B
压控振荡器C
锁相环D
位锁定
考题
填空题基本锁相环包括三个组成部分,它们是鉴相器、()、压控振荡器。
考题
判断题C54x系列DSP处理器中,实现时钟频率倍频或分频的部件是锁相环PLL。A
对B
错