网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)
在高速缓存 (Cache) -主存储器构成的存储系统中,(18)。

A.主存地址到 Cache 地址的变换由硬件完成,以提高速度
B.主存地址到 Cache 地址的变换由软件完成,以提高灵活性
C.Cache 的命中率随其容量增大线性地提高
D.Cache 的内容在任意时刻与主存内容完全一致

参考答案

参考解析
解析:在程序的执行过程中,Cache与主存的地址映射是由硬件自动完成的。
更多 “在高速缓存 (Cache) -主存储器构成的存储系统中,(18)。A.主存地址到 Cache 地址的变换由硬件完成,以提高速度 B.主存地址到 Cache 地址的变换由软件完成,以提高灵活性 C.Cache 的命中率随其容量增大线性地提高 D.Cache 的内容在任意时刻与主存内容完全一致 ” 相关考题
考题 ● 以下关于CPU 与主存之间增加高速缓存(Cache)的叙述中,错误的是 (4) 。(4)A. Cache扩充了主存储器的容量B. Cache可以降低由于CPU 与主存之间的速度差异造成的系统性能影响C. Cache的有效性是利用了对主存储器访问的局部性特征D. Cache中通常保存着主存储器中部分内容的一份副本

考题 ● 以下关于CPU与主存之间增加高速缓存(Cache)的叙述,不正确的是 (7) 。(7)A. Cache扩充了主存储器的容量B. Cache可以降低由于CPU 与主存之间的速度差异造成的系统性能影响C. Cache的有效性是利用了对主存储器访问的局部性特征D. Cache中通常保存着主存储器中部分内容的一份副本

考题 如果一个高速缓存系统中,主存的容量为12MB,Cache的容量为400KB,则该存储系统的总容量为() A、12MB+400KBB、12MBC、400KBD、12MB-400KB

考题 ●假设高速缓存Cache工作速度为主存的5倍,且Cache被访问命中的概率为90%,则采用Cache后,能使整个存储系统获得加速比Sp为 (1) 。(1) A.3.57B.5C.4.21D.5.17

考题 在PC机中,为使微机处理器与主存(用DRAM芯片构成的)之间的速度得以匹配,目前采用的主要方法是在二者之间加上:二级高速缓存(L2 cache)。这种二级高速缓存是用【 】芯片构成的。

考题 计算机系统为改善CPU与处理器之间的速度匹配问题,在CPU和主存储器之间加入一个高速、小容量的缓冲存储器Cache,构成Cache—主存储器的存储系统。() 此题为判断题(对,错)。

考题 由主存储器和磁盘存储器构成()存储系统。

考题 在CPU和主存间设置cache存储器主要是为了(14)。若使用基于数据内容进行访问的存储设备作为cache时,能更快决定是否命中。这种地址映射方法称为(15)映射。CPU向cache执行写操作时,可以同时写回主存储器或者仅当cache中该数据被淘汰时才写回主存储器,前者称为(16),而后者称为(17)。若cache的存取速度是主存存取速度的10倍,且命中率可达到0.8,则CPU对该存储系统的平均存取周期为(18)T(T为主有的存取周期)。A.扩充主存容量B.解决CPU和主存的速度匹配C.提高可靠性D.增加CPU访问的并行度

考题 假设高速缓存Cache的工作速度为主存的6倍,且Cache被访问的概率为90%,则采用Cache后,能使整个存储系统获得加速比SP为(68)。A.3B.4C.5D.6

考题 在计算机系统的存储层次结构中,能被CPU中的计算单元和控制单元以最快速度来使用的是()。 A.高速缓存(Cache)B.主存储器(DRAM)C.闪存(FLASH Memory)D.寄存器(Registers)

考题 在三层次存储系统中不包括( )。A、辅助存储器B、主存储器C、寄存器D、Cache

考题 在高速缓存 (Cache) -主存储器构成的存储系统中,( )。A.主存地址到Cache地址的变换由硬件完成,以提高速度B.主存地址到Cache地址的变换由软件完成,以提高灵活性C.Cache 的命中率随其容量增大线性地提高D.Cache 的内容在任意时刻与主存内容完全一致

考题 在计算机体系中,存储系统是分层的。存储系统中处理速度从快到慢依次为()。A.寄存器、Cache、外存、内存B.Cache、寄存器、内存、外存C.Cache、内存、寄存器、外存D.寄存器、Cache、内存、外存

考题 在高速缓存系统中,主存容量为12MB,Cache容量为400KB,则该存储系统的容量为()。A.12MB+400KB B.12MB C.12MB~12MB+400KB D.12MB~480KB

考题 计算题:假设高速缓存Cache工作速度为主存的5倍,且Cache被访问命中的概率为90%,则采用Cache后,能使整个存储系统获得多高的加速比?

考题 Pentium机中的寄存器、Cache、主存储器及辅存储器,其存取速度从高到低的顺序是()A、主存储器,Cache,寄存器,辅存B、快存,主存储器,寄存器,辅存C、寄存器,Cache,主存储器,辅存D、寄存器,主存储器,Cache,辅存

考题 在分层次的存储系统中,存取速度最快、靠CPU最近且打交道最多的是()存储器,它是由()类型的芯片构成,而主存储器则是由()类型的芯片构成。

考题 下面是主存储器和CAChe的比较,正确的有()A、微机主存储器多数采用半导体动态存储器(DRAM),CAChe采用半导体静态存储器(SRAM)。这两种存储器中的信息均不能长期保留B、CPU访问主存储器的速度快于访问CAChe的速度C、在配有CAChe的计算机中,CPU每次访问存储器都首先访问CAChe,若欲访问的数据在CAChe中,则访问结束,否则,再访问主存储器,并把有关数据取人CACheD、CAChe容量一般都小于主存储器

考题 以下关于CPU与主存之间增加高速缓存(Cache)的叙述中,错误的是()。A、Cache扩充了主存储器的容量B、Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响C、Cache的有效性是利用了对主存储器访问的局部性特征D、Cache中通常保存着主存储器中部分内容的一份副本

考题 下面是对高速缓冲存储器(CAChe)的描述,正确的有()A、CAChe是位于CPU与主存储器之间,对用户是透明的一种高速小容量存储器B、在现代CPU设计技术中,常将CAChe分成一级CAChe和二级CACheC、一级CAChe容量一般较小,二级CAChe的容量相对一级CAChe要大一些D、高速缓存中存放的是正在运行的一小段程序和数据

考题 高速缓存存储器(Cache)用于CPU与主存储器之间进行数据交换的缓冲。其特点是速度快,但容量小。

考题 虚拟存储是由()构成。A、Cache和主存储器B、Cache外存储器C、主存储器和外存储器D、内存

考题 多选题下面是对高速缓冲存储器(CAChe)的描述,正确的有()ACAChe是位于CPU与主存储器之间,对用户是透明的一种高速小容量存储器B在现代CPU设计技术中,常将CAChe分成一级CAChe和二级CACheC一级CAChe容量一般较小,二级CAChe的容量相对一级CAChe要大一些D高速缓存中存放的是正在运行的一小段程序和数据

考题 多选题下面是主存储器和CAChe的比较,正确的有()A微机主存储器多数采用半导体动态存储器(DRAM),CAChe采用半导体静态存储器(SRAM)。这两种存储器中的信息均不能长期保留BCPU访问主存储器的速度快于访问CAChe的速度C在配有CAChe的计算机中,CPU每次访问存储器都首先访问CAChe,若欲访问的数据在CAChe中,则访问结束,否则,再访问主存储器,并把有关数据取人CACheDCAChe容量一般都小于主存储器

考题 单选题Pentium机中的寄存器、Cache、主存储器及辅存储器,其存取速度从高到低的顺序是()A 主存储器,Cache,寄存器,辅存B 快存,主存储器,寄存器,辅存C 寄存器,Cache,主存储器,辅存D 寄存器,主存储器,Cache,辅存

考题 问答题计算题:假设高速缓存Cache工作速度为主存的5倍,且Cache被访问命中的概率为90%,则采用Cache后,能使整个存储系统获得多高的加速比?

考题 判断题高速缓存存储器(Cache)用于CPU与主存储器之间进行数据交换的缓冲。其特点是速度快,但容量小。A 对B 错