网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)

9、GPIO引脚作为复用功能使用时,不需要进行设置。


参考答案和解析
×
更多 “9、GPIO引脚作为复用功能使用时,不需要进行设置。” 相关考题
考题 LPC1768微控制器的GPIO引脚最多有:() A、60个B、70个C、90个D、100个

考题 GPIO模块中要让引脚方向为输出应该向FIODIR寄存器写入什么:() A、1B、0C、0xFFD、0x55

考题 当引脚配置为下列哪一种功能时无法使用FIOPIN读取引脚的状态:()。 A.A/D功能B.定时器功能C.串口通信功能D.GPIO功能

考题 GPIO模块中要屏蔽某些引脚的功能,要访问下列哪一个寄存器:()。 A.FIODIRB.FIOCLRC.FIOSETD.FIOMASK

考题 GPIO模块中要让引脚输出高电平应该向FIOSET寄存器写入什么:()。 A.1B.0C.0xFFD.0x55

考题 PXA270芯片,GPIO寄存器中,其中决定引脚是否为普通GPIO的寄存器是()。A.GPDRB.GPSRC.GFERD.GAFR

考题 嵌入式系统的GPIO接口引脚数量较多,PXA270有()个GPIO管脚。A、71B、117C、84D、120

考题 下面是基于ARM内核的嵌入式芯片中有关GPIO的叙述,其中错误的是()。A.GPIO作为输入接口时具有缓冲功能B.GPIO作为输出接口时具有锁存功能C.GPIO的引脚一般是多功能复用的D.GPIO一般只具有0态和1态,不具有高阻状态

考题 下面关于S3C2410嵌入式微处理器芯片GPIO端口的叙述中,错误的是()。A.GPIO端口有GPA/GPB/GPC/GPD共4个并行I/O接口B.GPIO端口的多个并行I/O接口中,有的接口的功能是单一的,有的接口的功能是复用的C.GPIO端口的每个并行I/O接口都有控制寄存器、数据寄存器以及上拉寄存器D.GPIO端口属于芯片内部的低带宽组件

考题 下面关于S3C2410嵌入式微处理器芯片GPIO端口的叙述中,错误的是:()。A.GPIO端口有GPA/GPB/GPC/GPD/GPE/GPF/GPG/GPH多个并行I/O接口B.GPIO端口中有的I/O接口的功能是复用的,例如可以作为外部中断C.GPIO端口中的每个并行I/O接口中的上拉寄存器决定该接口引脚是否要被内部上拉D.GPIO端口属于芯片内部的高带宽组件

考题 在8086CPU中,数据地址引脚采用时分复用。()A.AD0~AD15 B.AD0~AD9 C.AD0~AD20 D.AD10~AD2

考题 所有的GPIO引脚有一个内部微弱的上拉和下拉,当它们被配置为输入时可以是激活的或者非激活的。

考题 信道复用技术采用()作为传输线,利用时分复用和语音编码技术,对话音进行数字采样和编码压缩。A、高速数字线路B、低速数字线路C、模拟线路

考题 为了优化不同引脚封装的外设数目,可以把一些复用功能重新映射到其他引脚上。这时,复用功能不再映射到它们原始分配的引脚上。在程序上,是通过()来实现引脚的重新映射。

考题 简述GPIO模块中如何选择引脚的功能,举例说明。

考题 下列关于GPIO描述正确的是()A、GPIO可以由CPU编程决定方向,但不能查询其状态B、GPIO通常用于连接外部的SDRAM,进行高速传输C、CPU可以通过编程,决定GPIO是输入、输出的通信功能,但不能是双向的D、GPIO可以用于模拟Flash的接口,对Flash存储器进行读写操作

考题 下面哪些协议在使用时不需要进行复杂的设置()A、NetBEUIB、IPX/SPXC、TCP/IPD、NWLINK

考题 下面是关于S3C2410的GPIO端口的叙述,其中错误的是()。A、S3C2410有GPA、GPB、GPC、GPD、GPE、GPF、GPG和GPH这8个GPIO端口,它们都是双功能的I/O端口B、与S3C2410某个GPIO端口对应的控制寄存器决定该端口引脚的功能C、与S3C2410某个GPIO端口对应的数据寄存器存放该端口输入的数据或输出的数据D、与S3C2410某个GPIO端口对应的上拉寄存器决定该端口引脚是否要被内部上拉

考题 Intel8086/8088处理器芯片功能强大,但引脚数有限,为了建立其与外围丰富的信息联系,Intel8086/8088处理器引脚采用了复用方式,说明其采用了何种复用方式?

考题 8086CPU采用了引脚复用技术,即哪两根线是分时复用的?

考题 8086CPU采用引脚复用技术,即()和()是复用的。

考题 下面是基于ARM内核的嵌入式芯片中有关GPIO的叙述,其中错误的是()。A、GPIO作为输入接口时具有缓冲功能B、GPIO作为输出接口时具有锁存功能C、GPIO的引脚一般是多功能复用的D、GPIO一般只具有0态和1态,不具有高阻状态

考题 单选题下面是基于ARM内核的嵌入式芯片中有关GPIO的叙述,其中错误的是()。A GPIO作为输入接口时具有缓冲功能B GPIO作为输出接口时具有锁存功能C GPIO的引脚一般是多功能复用的D GPIO一般只具有0态和1态,不具有高阻状态

考题 填空题DSP2407控制器芯片包括:控制器局域网络(CAN)2.0B模块;()接口(SCI)模块;16位的()(SPI)接口模块;基于锁相环的时钟发生器;高达40个可单独编程或复用的()输入/输出引脚(GPIO)。

考题 问答题如何进行GPIO设置?如果设置为输入,则如何确认输入信号的状态?如果设置为输出,如何改变输出状态?

考题 多选题下面那些协议在使用时不需要进行复杂的设置()ANetBEUIBIPX/SPXCTCP/IPDNWLINK

考题 单选题下面是关于嵌入式系统中使用的键盘的叙述,其中错误的是()。A 利用嵌入式芯片的GPIO构成线性键盘时,一个按键需要占用一个GPIO引脚B 采用矩阵键盘结构时,8个GPIO引脚最多能构成12个按键的键盘C 采用机械式按键设计键盘时,按键按下时会产生抖动D 矩阵键盘通常用行扫描法或反转法读取按键的特征值

考题 填空题8086CPU采用引脚复用技术,即()和()是复用的。