网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)

若由高速cache、主存、硬盘构成的三级存储体系,则CPU访问该存储器系统时发送的地址为

A.高速cache地址

B.主存物理地址

C.虚拟地址

D.硬盘地址


参考答案和解析
C 当CPU访存时,先要到Cache中查看该主存地址是否在Cache中,所以发送的是主存地址。只有在虚拟存储器中,CPU发出的才是虚拟地址,这里并没有指出是虚拟存储系统。磁盘地址是外存地址,外存中的程序是由操作系统调入到主存中,再在主存中执行的,CPU不可能直接访问磁盘。
更多 “若由高速cache、主存、硬盘构成的三级存储体系,则CPU访问该存储器系统时发送的地址为A.高速cache地址B.主存物理地址C.虚拟地址D.硬盘地址” 相关考题
考题 ● 以下关于CPU 与主存之间增加高速缓存(Cache)的叙述中,错误的是 (4) 。(4)A. Cache扩充了主存储器的容量B. Cache可以降低由于CPU 与主存之间的速度差异造成的系统性能影响C. Cache的有效性是利用了对主存储器访问的局部性特征D. Cache中通常保存着主存储器中部分内容的一份副本

考题 ● 在CPU 与主存之间设置高速缓冲存储器Cache的目的是为了 (2) 。(2)A. 扩大主存的存储容量B. 提高CPU 对主存的访问效率C. 既扩大主存容量又提高存取速度D. 提高外存储器的速度

考题 ●位于CPU与主存之间的高速缓冲存储器Cache用于存放部分主存数据的拷贝,主存地址与Cache地址之间的转换工作由(1)完成。(1)A.硬件B.软件C.用户D.程序员

考题 下列有关访问存储器的叙述中,正确的是( ) A、内存储器不可以直接与光盘存储器交换信息B、Cache高速缓冲存储器能直接访问硬盘C、CPU可以直接访问硬盘存储器,但不能访问其他外部存储器D、CPU能直接访问内部存储器,但不能访问外存储器

考题 以下关于Cache(高速缓冲存储器)的描述,(9)是错误的。A.在体系结构上,Cache存储器位于主存与CPU之间B.Cache存储器存储的内容是主存部分内容的拷贝C.使用Cache存储器并不能扩大主存的容量D.Cache的命中率只与其容量相关

考题 计算机系统为改善CPU与处理器之间的速度匹配问题,在CPU和主存储器之间加入一个高速、小容量的缓冲存储器Cache,构成Cache—主存储器的存储系统。() 此题为判断题(对,错)。

考题 从存储器的存取速度上看,由快到慢排列的存储器依次是()。 A、Cache、主存、硬盘和光盘B、主存、Cache、硬盘和光盘C、Cache、主存、光盘和硬盘D主存、Cache、光盘和硬盘

考题 在CPU与主存之间设置高速缓冲存储器(Cache)的目的是为了(4)。A.扩大主存的存储容量B.提高CPU对主存的访问效率C.既扩大主存容量又提高存取速度D.提高外存储器的速度

考题 在CPU与主存之间设置高速缓冲存储器(Cache),其目的是为了(2)。A.扩大主存的存储容量B.提高CPU对主存的访问效率C.既扩大主存容量又提高存取速度D.提高外存储器的速度

考题 在CPU和主存间设置cache存储器主要是为了(14)。若使用基于数据内容进行访问的存储设备作为cache时,能更快决定是否命中。这种地址映射方法称为(15)映射。CPU向cache执行写操作时,可以同时写回主存储器或者仅当cache中该数据被淘汰时才写回主存储器,前者称为(16),而后者称为(17)。若cache的存取速度是主存存取速度的10倍,且命中率可达到0.8,则CPU对该存储系统的平均存取周期为(18)T(T为主有的存取周期)。A.扩充主存容量B.解决CPU和主存的速度匹配C.提高可靠性D.增加CPU访问的并行度

考题 某计算机的存储系统由Cache-主存系统构成,Cache的存取周期为10ns,主存的存取周期为50ns。在CPU执行一段程序时,Cache完成存取的次数为4800次,主存完成存取的次数为200次,则CPU访问存储系统的平均访问时间是(30)ns,该Cache-主存系统的效率是(31)。A.10B.11.60C.11.68D.50

考题 答案及其解析——位于CPU与主存之间的高速缓冲存储器(Cache)用于存放部分主存数据的拷贝,主存地址与Cache地址之间的转换工作由_____完成。

考题 在cpu内外常需设置多级高速缓存cache,主要目的是( )。 A、扩大主存的存储容量B、提高cpu访问主存数据或指令的效率C、扩大存储系统的存量D、提高cpu访问内外存储器的速度

考题 高档486PC 机,主板(母板)上一般带有高速缓冲存储器,简称CACHE,这个CACHE是( )。A.硬盘与主存储器之间的缓存B.软盘与主存储器之间的缓存C.CPU与视频设备之间的缓存D.CPU与主存储器之间的缓存

考题 在多级存储系统中,Cache处在CPU和主存之间,解决(55)问题。若Cache和主存的存取时间分别为T1和T2,Cache的命中率为H,则该计算机实际存取时间为(56)。当CPU向存储器执行读操作时,首先访问Cache,若命中,则从Cache中取出指令或数据,否则从主存中取出,送(57):当CPU向存储器执行写操作时,为了使Cache的内容和主存的内容保持一致,若采用(58)法,则同时写入Cache和主存。由于Cache容量比主存容量小,因此当Cache满时,执行把主存信息向Cache写入,就要淘汰Cache中已有的信息,为了提高Cache的命中率,采用一种(59)替换算法。A.主存容量扩充B.主存和CPU速度匹配C.多个请求源访问主存D.BIOS存放

考题 在高速缓存 (Cache) -主存储器构成的存储系统中,( )。A.主存地址到Cache地址的变换由硬件完成,以提高速度B.主存地址到Cache地址的变换由软件完成,以提高灵活性C.Cache 的命中率随其容量增大线性地提高D.Cache 的内容在任意时刻与主存内容完全一致

考题 ● 某计算机的存储系统由Cache-主存系统构成,Cache的存取周期为10ns,主存的存取周期为50ns。在CPU执行一段程序时,Cache完成存取的次数为4800次,主存完成存取的次数为200次,则CPU 访问存储系统的平均访问时间是 (30) ns,该Cache -主存系统的效率是 (31) 。(30)A. 10B. 11.60C. 11.68D. 50(31)A. 0.856B. 0.862C. 0.958D. 0.960

考题 在存储体系中,位于主存与CPU之间的高速缓存(Cache)用于存放主存中部分信息的副本,主存地址与Cache地址之间的转换工作( )。A.由系统软件实现 B.由硬件自动完成 C.由应用软件实现 D.由用户发出指令完成

考题 在cpu内外常需设置多级高速缓存cache,主要目的是( )。 A.扩大主存的存储容量 B.提高cpu访问主存数据或指令的效率 C.扩大存储系统的容量 D.提高cpu访问外存储器的速度

考题 位于CPU与主存之间的高速缓冲存储器Cache用于存放部分主存数据的拷贝,主存地址与Cache地址之间的转换工作由( )完成。A.硬件 B.软件 C.用户 D.程序员

考题 下面是主存储器和CAChe的比较,正确的有()A、微机主存储器多数采用半导体动态存储器(DRAM),CAChe采用半导体静态存储器(SRAM)。这两种存储器中的信息均不能长期保留B、CPU访问主存储器的速度快于访问CAChe的速度C、在配有CAChe的计算机中,CPU每次访问存储器都首先访问CAChe,若欲访问的数据在CAChe中,则访问结束,否则,再访问主存储器,并把有关数据取人CACheD、CAChe容量一般都小于主存储器

考题 在CPU与主存之间设置高速缓冲存储器(Cache),其目的是为了()A、扩大主存的存储容量B、提高CPU对主存的访问效率C、既扩大主存容量又提高存取速度D、提高外存储器的速度

考题 以下关于CPU与主存之间增加高速缓存(Cache)的叙述中,错误的是()。A、Cache扩充了主存储器的容量B、Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响C、Cache的有效性是利用了对主存储器访问的局部性特征D、Cache中通常保存着主存储器中部分内容的一份副本

考题 位于CPU与主存之间的高速缓冲存储器Cache用于存放部分主存数据的拷贝,主存地址与Cache地址之间的转换工作由()完成。A、硬件B、软件C、用户D、程序员

考题 下列存储器中,CPU能直接访问的有()。A、内存储器B、硬盘存储器C、Cache(高速缓存)D、光盘

考题 下列存储器按存取速度由快至慢排列,正确的是()A、主存硬盘CacheB、Cache主存硬盘C、Cache硬盘主存D、主存Cache硬盘

考题 多选题下面是主存储器和CAChe的比较,正确的有()A微机主存储器多数采用半导体动态存储器(DRAM),CAChe采用半导体静态存储器(SRAM)。这两种存储器中的信息均不能长期保留BCPU访问主存储器的速度快于访问CAChe的速度C在配有CAChe的计算机中,CPU每次访问存储器都首先访问CAChe,若欲访问的数据在CAChe中,则访问结束,否则,再访问主存储器,并把有关数据取人CACheDCAChe容量一般都小于主存储器

考题 单选题在CPU与主存之间设置高速缓冲存储器(Cache),其目的是为了()A 扩大主存的存储容量B 提高CPU对主存的访问效率C 既扩大主存容量又提高存取速度D 提高外存储器的速度