考题
集成门电路使用中,对于与非门及与门,多余输出端应接低电平,对于或非门及或门,多余输入端应接高电平。此题为判断题(对,错)。
考题
一个门电路,只有当所有输入端均为高电平时,输出端才是高电平,否则输出端总是低电平。这是个( )电路。A.与门B.或门C.非门D.或非门
考题
数字集成电路闲置输入端应接地或低电平的是()。A、与门和或门B、与门和与非门C、或门和或非门
考题
将与门输入端之一作为控制端,接高电平,另一输入端作为数字信号输入端,则输出量,输入量为()A、相反B、相同C、高电平D、低电平
考题
一个门电路,只有当所有输入端均为高电平时,输出端才是高电平,否则输出端总是低电平。这是个()电路。A、与门B、或门C、非门D、或非门
考题
对于“或非门”来讲,只有当输入端全是高电平时,输出端才是低电平。
考题
与非门输出为低电平时,需满足()。A、只要有一个输入端为低电平B、只要有一个输入端为高电平C、所有输入端都是低电平D、所有输入端都是高电平
考题
集成门电路使用中,对于与非门及与门,多余输出端应接低电平,对于或非门及或门,多余输入端应接高电平。
考题
与非、或非门的封门端电平(输出端状态仅由此端决定,与其它输入端状态无关)为()A、均为低电平0B、均为高电平1C、与非门为1,或非门为0D、与非门为0,或非门为1
考题
TTL与非门输入端全部接高电平时,输出为()。A、零电平B、低电平C、高电平D、低电平或高电平
考题
一个逻辑电路,只有当所有输入端均为高电平时,输出端才是低电平,否则输出端总是高电平,这是个()电路。A、与门;B、非门;C、与非门。
考题
二输入端与非门电路,当输入端A、B全为高电平时,输出端应为()。
考题
或非门逻辑关系的特点是:只有当两个输入端都为()时,输出端才为高电平;只要有一个输入端是高电平,输出端就输出低电平。
考题
多余输入端可以悬空的门电路是()A、二极管与门B、TTL与非门C、或门D、或非门
考题
门电路在汽车电路中得到广泛使用,在二输入端与非门电路中,当两输入端均为高电平时,则输出端为()。A、高电平B、零电平C、低电平D、正电平
考题
或非门逻辑关系的特点是:只有当两个输入端都为高电平时,输出端才为高电平;只要有一个输入端是高电平,输出端就输出低电平。
考题
对于TTL与非门闲置输入端的处理,可以()。 A、接电源B、接低电平C、接零电平D、接地
考题
测量某门电路时发现,输入端有低电平时,输出端为高电平;输入端都为高电平时,输出端为低电平。则该门电路是()。A、与门B、或门C、与非门D、或非门
考题
单选题有三个输入端的或非门电路,要求输出高电平,其输入端应是()。A
全部为高电平B
至少一个端为低电平C
全部为低电平D
至少一个端为高电平
考题
填空题TTL门输入端口为或逻辑关系时,多余的输入端应接()电平。
考题
单选题CMOS集成门闲置的输入端和闲置的输出端的处理()A
闲置的输入端不允许悬空和闲置的输出端不允许接地或接电源;B
闲置的输入端允许悬空和闲置的输出端不允许接地或接电源;C
闲置的输入端不允许悬空和闲置的输出端允许接地或接电源;D
闲置的输入端允许悬空和闲置的输出端允许接地或接电源
考题
单选题将与门输入端之一作为控制端,接高电平,另一输入端作为数字信号输入端,则输出量,输入量为()A
相反B
相同C
高电平D
低电平
考题
填空题具有“或”逻辑端口的CMOS门多余的输入端应接()电平。
考题
单选题与非、或非门的封门端电平(输出端状态仅由此端决定,与其它输入端状态无关)为()A
均为低电平0B
均为高电平1C
与非门为1,或非门为0D
与非门为0,或非门为1
考题
单选题数字集成电路闲置输入端应接地或低电平的是()。A
与门和或门B
与门和与非门C
或门和或非门
考题
单选题多余输入端可以悬空使用的门是()。A
与门B
TTL与非门C
CMOS与非门D
或非门
考题
问答题对于或门、或非门,它们的多余输入端应当如何处理?对于与门、与非门,它们的多余输入端又应当如何处理?对于CMOS电路多余输入端是否不允许悬空?
考题
填空题CMOS门输入端口为“与”逻辑关系时,多余的输入端应接()电平。