网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)

下面关于8237DMA控制器的叙述中,正确的是( )

A.8237具有8个DMA通道

B.8237不能级联工作

C.8237各个DMA通道的优先级是固定的

D.当8237控制数据总线时,其8位数据线提供的是访问存储单元的高8位地址码


参考答案

更多 “ 下面关于8237DMA控制器的叙述中,正确的是( )A.8237具有8个DMA通道B.8237不能级联工作C.8237各个DMA通道的优先级是固定的D.当8237控制数据总线时,其8位数据线提供的是访问存储单元的高8位地址码 ” 相关考题
考题 下面关于8237可编程DMA控制器的叙述中,错误的是:A.8237复位后必须进行初始化编程,否则不能进入DMA操作B.当CPU控制总线时,8237的IOR和IOW是8237的输入信号;当8237控制总线时,8237的IOR和IOW是8237的输出信号C.8237用DACK信号作为对DREQ的响应,因此在DACK信号有效之前,同一通道的DREQ信号必须保持有效D.当CPU控制总线时,A7~A0是8237的输入线;当8237控制总线时,它们又是8237的输出线

考题 下面关于8237可编程DMA控制器的叙述中,错误的是A.8237中4个通道的方式寄存器共用一个端口地址 B.8237每个通道在每次DMA传输后,其当前字节计数器的值可通过编程设置成自动加1或减1 C.8237每个通道有单字节传输方式 数据快传方式 请求传送方式和联传输方式D.8237在固定优先级情况下,DRDQ0优先级最高,DREQ3优先级最底

考题 下面关于8237DMA控制器的叙述中,正确的是A.8237各个DMA通道的每次DMA操作只能传输一个字节B.8237内部白长当前地址寄存器的值在每次传输后自动加1或减1C.8237不能通过软件编程屏蔽其DMA请求D.8237各个DMA通道的请求优先级是固定的

考题 下面关于8237可编程DMA控制器的叙述中,错误的是A.8237有4个DMA通道B.8237的数据线为16位C.每个通道有硬件DMA请求和软件DMA请求两种方式D.每个通道在每次DMA传输后,其当前地址寄存器的值自动加1或减1

考题 下面关于8237可编程DMA控制器的叙述中,错误的是A.8237必须初始化,否则不能进行DMA操作B.对8237编程时,IOR和IOW是8237的输入信号:当8237控制总线时,它们是 8237的输出信号C.8237只有一条DMA请求线D.8237用DACK信号作为对DREQ的响应,因此在某通道的DACK信号有效之前,同一通道的DREQ信号必须维持有效

考题 下面关于8237可编程DMA控制器的叙述中,错误的是:A.8237复位后必须进行初始化编程,否则不能进入DMA操作B.当CPU控制总线时,8237的是8237的输出信号C.8237用DACK信号作为对DREQ的响应,因此在DACK信号有效之前,同一通道的DREQ信号必须保持有效D.当CPU控制总线时,A7~A0是8237的输入线;当8237控制总线时,它们又是8237的输出线

考题 下关于8237可编程DMA控制器的叙述中,错误的是A.8237有4个DMA通道B.8237的数据线为16位C.每个通道有硬件DMA请求和软件DMA请求两种方式D.每个通道在每次DMA传输后,其当前地址寄存器的值自动加1或减1

考题 (35)下面关于8237DMA控制器的叙述中,正确的是A)8237 各个DMA 通道的每次DMA 操作只能传输一个字节B)8237 内部白长当前地址寄存器的值在每次传输后自动加1 或减1C)8237 不能通过软件编程屏蔽其 DMA 请求D)8237各个DMA通道的请求优先级是固定的

考题 下面关于8237可编程DMA控制器的叙述中,错误的是A.8237中4个通道的方式寄存器共用一个端口地址B.8237每个通道在每次DMA传输后,其当前字节计数器的值可通过编程设置成自动加1或减1C.8237每个通道有单字节传输方式 数据快传方式 请求传送方式和联传输方式D.8237在固定优先级情况下,DRDQ0优先级最高,DREQ3优先级最底

考题 下面是关于8237可编程DMA控制器的叙述,其中错误的是A.8237有一个四通道共用的DMA屏蔽寄存器和一个多通道屏蔽寄存器B.8237的数据线是16位的C.每个通道的DMA请求方式可设置为硬件方式或软件方式D.每个通道在每次DMA传输后,其当前地址寄存器的值自动加1或减1

考题 下面关于8237可编程DMA控制器的叙述中,错误的是( )。A.8237复位后必须进行初始化编程,否则不能进入DMA操作B.当CPU控制总线时,8237的C.8237用DACK信号作为对DREQ的响应,因此在DACK信号有效之前,同一通道的DREQ信号必须保持有效D.当CPU控制总线时,A7~A0是8237的输入线;当8237控制总线时,它们又是8237的输出线

考题 采用两个8237A DMA控制器级联后,可使DMA通道扩充到( )。A.16个B.15个C.8个D.7个

考题 下而关于8237可编程DMA控制器的叙述中,错误的是______。A.8237每个通道的基地址寄存器和基本字节计数器都是16位的,因此,8237的数据线也是16位的B.8237有一个4个通道共用的DMA屏蔽寄存器和一个多通道屏蔽寄存器C.8237每个通道有两种DMA请求方式:硬件DMA请求方式和软件DMA请求方式D.8237每个通道在每次DMA传输后,其当前地址寄存器的值可通过编程设置成自动加1或减1

考题 下面关于8237可编程DMA控制器的叙述中,错误的是______。A.8237中4个通道的方式寄存器共用一个端口地址B.8237每个通道在每次DMA传输后,其当前字节计数器的值可以通过编程设置成自动加1或减1C.8237每个通道有单字节传送方式、数据块传送方式、请求传送方式和级联传输方式D.8237在固定优先级情况下,DREQ0优先级最高,DREQ3优先级最低

考题 采用两个8237DMA控制器级联后,可使DMA通道扩充到( )。A.16个B.15个C.8个D.7个

考题 8237DMA控制器可以控制4个通道的请求转换,用于选择通道的寄存器是8237中的______寄存器。A.控制B.模式C.状态D.请求

考题 下面是关于8237可编程m4A控制器的叙述,其中错误的是______。A.8237的数据线为16位B.8237有4个DMA通道C.每个通道在每次DMA传输后,其当前地址寄存器的值自动加1或减1D.每个通道有硬件DMA请求和软件DMA请求两种方式

考题 下面关于8237可编程DMA控制器的叙述中,错误的是______。A.8237有一个4个通道共用的DMA屏蔽寄存器和一个多通道屏蔽寄存器B.8237每个通道的基地址寄存器和基本字节计数器都是16位的,因此,8237的数据线也是16位的C.8237每个通道有两种DMA请求方式:硬件DMA请求方式和软件DMA请求方式D.8237每个通道在每次DMA传输后,其当前地址寄存器的值可通过编程设置成自动加1或减1

考题 下面关于8237可编程DMA控制器的叙述中,错误的是( )。A.两个8237级联可以得到8个DMA通道B.8237的数据线为8位C.每个通道有硬件DMA请求和软件DMA请求两种方式D.每个通道在每次DMA传输后,其当前地址寄存器的值自动加1或减1

考题 下面关于DMA控制器8237的叙述中,错误的是A.8237各通道的DMA请求优先级是固定的:通道0优先级最高,通道3最低B.外设需DMA服务时通过DREQ0~DREQ3向8237发请求信号C.8237的总线请求信号HRQ用于请求总线D.8237在接管总线后,其数据线DB7~DB0输出要访问的存储单元的高8位地址(A15~A8)

考题 采用两个8237 DMA控制器级联后,可使DMA通道扩充到( )。A.16个B.15个C.8个D.7个

考题 下面是关于8237可编程DMA控制器的叙述,其中错误的是______。A.8237有4个DMA通道B.8237的数据线为16位C.每个通道有硬件DMA请求和软件DMA请求两种方式D.每个通道在每次DMA传输后,其当前地址寄存器的值自动加1或减1

考题 下面关于8237可编程DMA控制器的叙述中,正确的是( )。A.由于8237的DREQ和DACK有效电平的极性是可以通过写8237的控制寄存器进行设置的,因此,可以将某个通道的DREQ和DACK分别设为高电平有效和低电平有效,而将别的通道的DREQ和DACK分别设为低电平有效和高电平有效B.8237提供4种工作方式(单字节传送方式、数据块传送方式、请求传送方式和级联传送方式),每个通道可以分别工作在4种方式之一C.8237每个通道有一个16位的“基本字节计数器”和一个16位的“当前字节计数器”,占用8237的两个端口地址D.8237每个通道有一个16位的“基本字节计数器”和一个16位的“当前字节计数器”,占用8237的两个端口地址

考题 下面关于相邻级联和虚级联的描述中正确的是()。A、相邻级联是各个VC在SDH的帧结构中是连续的,共用相同的通道开销(POH),而虚级联是各个VC在SDH的帧结构中是独立的,其位置可以灵活处理B、相邻级联是各个VC在SDH的帧结构中是独立的,其位置可以灵活处理,而虚级联是各个VC在SDH的帧结构中是连续的,共用相同的通道开销(POH)C、相邻级联是各个VC在SDH的帧结构中是连续的,共用相同的段开销(SOH),而虚级联是各个VC在SDH的帧结构中是独立的,其位置可以灵活处理D、相邻级联是各个VC在SDH的帧结构中是独立的,其位置可以灵活处理,而虚级联是各个VC在SDH的帧结构中是连续的,共用相同的段开销(SOH)

考题 下面是关于ARM嵌入式芯片中的DMA控制器的叙述,其中错误的是()。A、DMA控制器即为直接存储器访问控制器B、使用DMA控制器可将数据块在外设与内存之间直接传输而不需CPU的参与,因而可显著降低处理器的负荷C、ARM嵌入式芯片中的DMA控制器挂在AMBA的外围总线(APB)上D、DMA控制器工作时所需的时钟由ARM嵌入式芯片中的电源管理与时钟控制器组件提供

考题 下面是关于基于ARM内核的嵌入式芯片中的DMA控制器的叙述,其中错误的是()A、DMA是指直接存储器访问B、嵌入式系统通过使用DMA控制器可降低处理器内核在数据传输操作中的负担C、ARM处理器中的DMA控制器与AMBA的系统总线部分相连D、ARM处理芯片中的串行通信接口、USB接口等,只能通过DMA控制器控制其数据传输而不能由ARM内核控制

考题 什么是8237DMA控制器的主态工作方式?什么是从态工作方式?在这两种工作方式下,各控制信号的功能是什么?