网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)
判断题
高速缓冲存储器的开发利用了局部性原理,即在处理器与主存储器之间提供一个容量小而快速的存储器。
A

B


参考答案

参考解析
解析:
更多 “判断题高速缓冲存储器的开发利用了局部性原理,即在处理器与主存储器之间提供一个容量小而快速的存储器。A 对B 错” 相关考题
考题 主存储器和CPU之间增加高速缓冲存储器的目的是() A.解决CPU和主存之间的速度匹配问题B.扩大主存储器的容量C.扩大CPU中通用寄存器的数量D.既扩大主存容量又扩大CPU通用寄存器数量

考题 计算机系统为改善CPU与处理器之间的速度匹配问题,在CPU和主存储器之间加入一个高速、小容量的缓冲存储器Cache,构成Cache—主存储器的存储系统。() 此题为判断题(对,错)。

考题 高速缓冲存储器Cache是位于CPU和主存DRAM之间的小容量高速存储器,其采用的是______类型存储器。

考题 以下关于CPU与主存之间增加高速缓存(Cache)的叙述中,错误的是______。A.Cache扩充了主存储器的容量B.Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响C.Cache的有效性是利用了对主存储器访问的局部性特征D.Cache中通常保存着主存储器中部分内容的一份副本

考题 高档486PC 机,主板(母板)上一般带有高速缓冲存储器,简称CACHE,这个CACHE是( )。A.硬盘与主存储器之间的缓存B.软盘与主存储器之间的缓存C.CPU与视频设备之间的缓存D.CPU与主存储器之间的缓存

考题 以下关于CPU与主存之间增加高速缓存(Cache)的叙述,不正确的是() A. Cache扩充了主存储器的容量 B. Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响 C. Cache的有效性是利用了对主存储器访问的局部性特征 D. Cache中通常保存着主存储器中部分内容的一份副本

考题 主存储器与主存之间增加高速缓冲存储器的目的是()。A、扩大主存储器的容量B、扩大CPU的通用寄存器的数量C、解决CPU与主存之间的速度匹配问题D、加快程序的运行速度

考题 将主存储器分为主存储器、高速缓冲存储器和BIOS存储器,这是按()标准来划分。A、工作原理B、封装形式C、功能D、结构

考题 在主存储器和CPU之间增设高速缓冲存储器Cache的目的是()。A、扩大主存储器的容量B、解决CPU与主存储器之间的速度匹配问题C、扩大CPU中通用寄存器的数量D、既扩大主存储器的容量又扩大CPU中通用寄存器的数量

考题 为解决存储容量、存取速度及价格之间的矛盾,存储系统分为多个层次,有()A、主存储器B、只读存储器C、辅助存储器D、高速缓冲存储器

考题 下面是对高速缓冲存储器(CAChe)的描述,正确的有()A、CAChe是位于CPU与主存储器之间,对用户是透明的一种高速小容量存储器B、在现代CPU设计技术中,常将CAChe分成一级CAChe和二级CACheC、一级CAChe容量一般较小,二级CAChe的容量相对一级CAChe要大一些D、高速缓存中存放的是正在运行的一小段程序和数据

考题 价格昂贵、存取速度最快,但容量较小的存储器是()A、寄存器B、高速缓冲存储器C、主存储器D、辅助存储器

考题 高速缓冲存储器(Cache)用于CPU与主存储器之间进行数据交换的缓冲。其特点是速度快,但容量小。

考题 Pentium4处理器中的cache是用SRAM组成的一种高速缓冲存储器,其作用是()。A、发挥CPU的高速性能B、扩大主存储器的容量C、提高数据存取的安全性D、提高与外部设备交换数据的速度

考题 Pentium 4处理器中的cache是用SRAM组成的一种高速缓冲存储器,其作用是()。A、发挥CPU的高速性能B、扩大主存储器的容量C、提高数据存取的安全性D、提高与外部设备交换数据的速度

考题 高速缓存存储器用于CPU与主存储器之间进行数据交换的缓冲。其特点是速度快,但容量小。

考题 判断题按存储器在微机系统中所起的不同作用来分,可分为主存储器、辅助存储器、高速缓冲存储器。A 对B 错

考题 单选题以下关于CPU与主存之间增加高速缓存(Cache)的叙述中,错误的是()。A Cache扩充了主存储器的容量B Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响C Cache的有效性是利用了对主存储器访问的局部性特征D Cache中通常保存着主存储器中部分内容的一份副本

考题 判断题高速缓冲存储器的使用效果是:其容量越大效率就越高。A 对B 错

考题 单选题将主存储器分为主存储器、高速缓冲存储器和BIOS存储器,这是按()标准来划分。A 工作原理B 封装形式C 功能D 结构

考题 多选题为解决存储容量、存取速度及价格之间的矛盾,存储系统分为多个层次,有()A主存储器B只读存储器C辅助存储器D高速缓冲存储器

考题 判断题在高速缓冲存储器的设计中,块大小与高速缓冲存储器和主存储器间的数据交换单位有关。A 对B 错

考题 判断题高速缓冲存储器(Cache)用于CPU与主存储器之间进行数据交换的缓冲。其特点是速度快,但容量小。A 对B 错

考题 判断题主存储器和CPU之间增加高速缓冲存储器的目的是为了扩大主存储器的容量。A 对B 错

考题 判断题高速缓存存储器(Cache)用于CPU与主存储器之间进行数据交换的缓冲。其特点是速度快,但容量小。A 对B 错

考题 判断题高速缓存存储器用于CPU与主存储器之间进行数据交换的缓冲。其特点是速度快,但容量小。A 对B 错

考题 判断题高速缓冲存储器的特点是读写速度快、存储容量小、价格低、断电后内容丢失。A 对B 错

考题 判断题高速缓冲存储器的开发利用了局部性原理,即在处理器与主存储器之间提供一个容量小而快速的存储器。A 对B 错