网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)
判断题
虚拟Cache中,CPU使用虚拟地址访问Cache。
A

B


参考答案

参考解析
解析: 暂无解析
更多 “判断题虚拟Cache中,CPU使用虚拟地址访问Cache。A 对B 错” 相关考题
考题 Cache的一个重要指标是【 】,即在有Cache的系统中,CPU需要访问的数据存Cache中能直接找到的概率。

考题 对使用Pentium4作为CPU的PC机来说,下面关于Cache的叙述中错误的是A.L1 Cache与CPU制作在同一个芯片上B.L2 Cache的工作频率越来越高,但不可能达到CPU的工作频率C.CPU访问Cache时,若“命中”,则不需插入等待状态D.Cache是CPU和DRAM主存之间的高速缓冲存储器

考题 下面是关于CPU与主存储器之间的cache的叙述,其中正确的是:( )。A.cache中存放的只是主存储器中某一部分内容的映像B.cache能由用户直接访问C.位于主板上的L2cache要比与CPU封装在一起的L2cache速度快D.位于主板上的L2cache要比与CPU做在一个基片上的L2cache速度快

考题 高速缓冲存储器 Cache是位于CPU和主存DRAM之间规模或容量较小但速度很快的存储器。下面是关于Cache的叙述,其中错误的是( )。A.PC中采用的Cache方案兼顾了SRAM的高速特性和DRAM的低成本特性,即达到了即降低成本又提高系统性能的目的B.CPU访问Cache“命中”时,由于Cache的速度与CPU相当,因此CPU就能在零等待状态下迅速地完成数据的读写,而不必插入等待状态C.CPU访问CaChe“未命中”时,信息需从主存(DRAM)传送到CPU,这时CPU要插入等待状态D.L1 Cache的工作频率和CPU的工作频率相等,L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率

考题 在多级存储系统中,Cache处在CPU和主存之间,解决(55)问题。若Cache和主存的存取时间分别为T1和T2,Cache的命中率为H,则该计算机实际存取时间为(56)。当CPU向存储器执行读操作时,首先访问Cache,若命中,则从Cache中取出指令或数据,否则从主存中取出,送(57):当CPU向存储器执行写操作时,为了使Cache的内容和主存的内容保持一致,若采用(58)法,则同时写入Cache和主存。由于Cache容量比主存容量小,因此当Cache满时,执行把主存信息向Cache写入,就要淘汰Cache中已有的信息,为了提高Cache的命中率,采用一种(59)替换算法。A.主存容量扩充B.主存和CPU速度匹配C.多个请求源访问主存D.BIOS存放

考题 以下关于计算机系统中高速缓存(Cache)的说法中,正确的是( )。A. Cache 的容量通常大于主存的存储容量 B.通常由程序员设置 Cache 的内容和访问速度 C.Cache 的内容是主存内容的副本 D.多级 Cache 仅在多核 CPU 中使用

考题 在分析Cache对机器性能的影响时,正确的叙述是( )。A.Cache容量比主存小许多,决定机器访问存储器速度的是主存,Cache只起次要作用B.CPU访问存储器时不受Cache控制器的控制C.Cache存储器中保存着CPU当前频繁访问的指令代码和数据D.奔腾PC机采用两极Cache结构,一级放指令,一级放数据

考题 CPU访问内存时,存取操作能直接在Cache中完成的概率称为【 】率,它是Cache的重要指标之一。

考题 以下关于计算机系统中高速缓存(Cache)的说法中,正确的是(9)A.Cache 的容量通常大于主存的存储容量 B.通常由程序员设置 Cache 的内容和访问速度 C.Cache 的内容是主存内容的副本 D.多级 Cache 仅在多核 CPU 中使用

考题 下面关于Cache的叙述,错误的是()A、高速缓冲存储器简称CacheB、Cache处于主存与CPU之间C、程序访问的局部性为Cache的引入提供了理论依据D、Cache的速度远比CPU的速度慢

考题 以下关于cache的阐述中,()是不对的。A、CPU存取cache中的数据较快B、cache封装到CPU芯片内C、cache是介于CPU和硬盘驱动器之间的存储器D、cache是介于CPU和内存之间的高速存储器

考题 Cache越大,CPU访问主存的平均速度越快

考题 下面是关于CPU访问主存和高速缓存CAChe关系描述,正确的有()A、没有CAChe的微机,只有主存能与CPU直接进行信息交换B、拥有CAChe的微机,CAChe和主存都能直接与CPU交换信息C、一台装有CAChe的微机,CPU从外存读人数据的顺序是外存→主存→CACheD、CAChe使用的是半导体动态存储器,所以其中的信息不能长期保留

考题 下面是主存储器和CAChe的比较,正确的有()A、微机主存储器多数采用半导体动态存储器(DRAM),CAChe采用半导体静态存储器(SRAM)。这两种存储器中的信息均不能长期保留B、CPU访问主存储器的速度快于访问CAChe的速度C、在配有CAChe的计算机中,CPU每次访问存储器都首先访问CAChe,若欲访问的数据在CAChe中,则访问结束,否则,再访问主存储器,并把有关数据取人CACheD、CAChe容量一般都小于主存储器

考题 些位置上,这是()要解决的;当CPU访问Cache时,如何确定Cache中是否有所要访问的块,这是()要解决的问题。

考题 虚拟Cache中,CPU使用虚拟地址访问Cache。

考题 有关高速缓冲存储器(Cache)的说法,正确的是()。A、只能在CPU以外B、CPU内、外都可设置CacheC、只能在CPU以内D、若存在Cache,CPU就不能再访问内存

考题 只有CPU使用Cache,其它设备均不使用Cache。

考题 Cache是一种()的存储器,位于CPU和主存之间,用来存放CPU正在使用的指令和数据;使用Cache的目的是提高CPU访问存储器的存取速度,减少处理器的等待时间。

考题 CPU通过指令访问Cache所用的程序地址叫做()。A、逻辑地址B、物理地址C、虚拟地址D、真实地址

考题 填空题在减少Cache失效开销的方法中,Cache失效时仍允许CPU进行其它的命中访问,这种技术称为()技术。

考题 判断题只有CPU使用Cache,其它设备均不使用Cache。A 对B 错

考题 填空题些位置上,这是()要解决的;当CPU访问Cache时,如何确定Cache中是否有所要访问的块,这是()要解决的问题。

考题 多选题下面是关于CPU访问主存和高速缓存CAChe关系描述,正确的有()A没有CAChe的微机,只有主存能与CPU直接进行信息交换B拥有CAChe的微机,CAChe和主存都能直接与CPU交换信息C一台装有CAChe的微机,CPU从外存读人数据的顺序是外存→主存→CACheDCAChe使用的是半导体动态存储器,所以其中的信息不能长期保留

考题 问答题某计算机的存储系统由Cache、主存和用于虚拟存储的磁盘组成。CPU总是从Cache中获取数据。若所访问的字在Cache中,则存取它只需要20ns,将所访问的字从主存装入Cache需要60ns,而将它从磁盘装入主存则需要1200us。假定Cache的命中率为90%,主存的命中率为60%,计算该系统访问一个字的平均存取时间。

考题 单选题CPU通过指令访问Cache所用的程序地址叫做()。A 逻辑地址B 物理地址C 虚拟地址D 真实地址

考题 单选题采用指令Cache与数据Cache分离的主要目的是(  )。A 减低Cache的缺失损失B 提高Cache的命中率C 减低CPU平均访问时间D 减少指令流水线资源冲突